专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果992811个,建议您升级VIP下载更多相关专利
  • [发明专利]一种并行提取指令的方法与可读存储介质-CN202011482353.1在审
  • 刘权胜;余红斌;刘磊 - 广东赛昉科技有限公司
  • 2020-12-16 - 2021-04-09 - G06F9/38
  • 本发明涉及处理器技术领域,具体涉及一种并行提取指令的方法与可读存储介质,根据指令的结束位置向量s_mark_end,产生提取指令有效向量,通过逻辑“与”和逻辑“或”运算,进行每个位置的指令并行译码、计算指令地址和分支指令目标地址运算,最终并行提取多条指令,本发明根据指令的结束位置向量s_mark_end,产生提取指令有效向量,通过逻辑“与”和逻辑“或”运算,并行提取多条指令的一种方法。可以同时并行提取多条指令,每条指令之间不存在串行依赖关系,时序容易收敛,可以得到更高的主频。特别适合每个时钟周期提取8条指令以上的高性能处理器。
  • 一种并行提取指令方法可读存储介质
  • [发明专利]微处理器以及快速执行条件分支指令的方法-CN201010111901.X有效
  • G·葛兰·亨利;泰瑞·派克斯;布兰特·比恩 - 威盛电子股份有限公司
  • 2010-01-28 - 2010-09-08 - G06F9/38
  • 一种微处理器以及快速执行条件分支指令的方法,微处理器具有存储器、第一提取单元、指令解码器、执行单元及第二提取单元。存储器储存非使用者程序的指令以执行微处理器的使用者可见指令集的使用者程序指令,非使用者程序具有条件分支指令。第一提取单元提取使用者程序的指令,使用者程序具有非使用者程序所执行的使用者程序指令指令解码器解码使用者程序的指令,响应解码非使用者程序所执行的使用者程序指令而储存状态。执行单元执行第一提取单元所提取的使用者程序的指令及非使用者程序的指令中除条件分支指令之外的指令。第二提取单元自存储器提取非使用者程序的指令,并根据状态解析条件分支指令而不将条件分支指令传送到执行单元去解析。
  • 微处理器以及快速执行条件分支指令方法
  • [发明专利]微处理器以及快速执行条件分支指令的方法-CN201210407639.2有效
  • G·葛兰·亨利;泰瑞·派克斯;布兰特·比恩 - 威盛电子股份有限公司
  • 2010-01-28 - 2013-02-13 - G06F9/38
  • 一种微处理器以及快速执行条件分支指令的方法,微处理器具有存储器、第一提取单元、指令解码器、执行单元及第二提取单元。存储器储存非使用者程序的指令以执行微处理器的使用者可见指令集的使用者程序指令,非使用者程序具有条件分支指令。第一提取单元提取使用者程序的指令,使用者程序具有非使用者程序所执行的使用者程序指令指令解码器解码使用者程序的指令,响应解码非使用者程序所执行的使用者程序指令而储存状态。执行单元执行第一提取单元所提取的使用者程序的指令及非使用者程序的指令中除条件分支指令之外的指令。第二提取单元自存储器提取非使用者程序的指令,并根据状态解析条件分支指令而不将条件分支指令传送到执行单元去解析。
  • 微处理器以及快速执行条件分支指令方法
  • [发明专利]适用于微处理器的装置及方法-CN201010185625.1有效
  • 汤玛斯·C·麦当劳;约翰·L·唐肯 - 威盛电子股份有限公司
  • 2010-05-19 - 2010-10-06 - G06F9/38
  • 一种适用于微处理器的装置和方法,其中所述装置用以自微处理器的指令字节串流中提取指令,该微处理器的指令集架构具可变长度指令,该装置包含:队列,该队列的每一项目用以储存该指令字节串流的各指令字节列及相应于该指令字节列的每一指令字节的累积前置消息,其中该队列具有底部项目;及控制逻辑单元,耦接该队列,用以检测一情形;储存该指令的起始部分的长度,且将该指令字节列的第二列移入该底部项目;自该底部项目的该第二列提取尚未提取的该指令指令字节,且提取该累积前置消息以置换从该队列移出的该指令的起始部分的前置字节;计算先前尚未提取的该指令的长度;及自该底部项目的该第二列提取先前尚未提取的该指令以外的指令
  • 适用于微处理器装置方法
  • [发明专利]多执行线程的分区流水线执行的方法和设备-CN200710127963.8有效
  • S·茹尔当;R·欣顿 - 英特尔公司
  • 2007-06-29 - 2008-02-06 - G06F9/38
  • 用于将微处理器流水线分区以便支持多执行线程的流水线分支预测和指令提取的方法和设备。线程选择阶段从多个执行线程中选择线程。在另一个实施例中,指令提取阶段在提取地址处提取与选定线程的一部分对应的指令。若有足够的存储可用,那么,另一个指令提取阶段把所述指令数据存入指令提取输出队列中。否则,使与选定的线程对应的指令提取阶段无效并且重新提取,以避免使指令提取流水线中前面的阶段停止,这可以是另一个线程的提取指令
  • 执行线程分区流水线方法设备
  • [发明专利]处理器、芯片和电子设备-CN202010071858.2有效
  • 张建中 - OPPO广东移动通信有限公司
  • 2020-01-21 - 2022-03-01 - G06F9/30
  • 本申请实施例提供一种处理器、芯片和电子设备,处理器包括指令提取模块和分支预测模块,指令提取模块用于提取指令;所述分支预测模块与所述指令提取模块连接,所述分支预测模块包括用于存储循环指令的信息的第一目标缓冲区和用于存储判断指令的信息的第二目标缓冲区,所述分支预测模块被配置为:基于所述第一目标缓冲区所存储的循环指令的信息或所述第二目标缓冲区所存储的判断指令的信息,利用所述指令提取模块所提取的跳转指令进行分支预测。本申请实施例防止分支目标缓冲器中所存储的循环指令的信息被其它指令信息替换而被刷掉。
  • 处理器芯片电子设备
  • [发明专利]一种数据提取方法、装置、设备及存储介质-CN202310118319.3在审
  • 张大伟 - 北京优特捷信息技术有限公司
  • 2023-02-03 - 2023-07-14 - G06F16/2458
  • 本发明公开了一种数据提取方法、装置、设备及存储介质。包括:获取待提取日志数据,并确定待提取日志数据中各第一指定字段的字段位置;根据获取的指令配置信息和各字段位置生成各自定义spl指令,其中,自定义spl指令中包含字段位置;从自定义spl指令中确定目标spl指令,基于目标spl指令对待提取日志数据进行切割以获取目标日志数据。通过确定出待提取日志数据中各第一指定字段的字段位置以及获取的指令配置信息生成各自定义spl指令,并从中确定目标spl指令,通过目标spl指令可以对待提取日志数据进行切割即可获取目标日志数据,可以实现多场景的数据提取
  • 一种数据提取方法装置设备存储介质
  • [发明专利]微处理器以及快速执行条件分支指令的方法-CN201010111907.7有效
  • G·葛兰·亨利;泰瑞·派克斯;布兰特·比恩 - 威盛电子股份有限公司
  • 2010-01-28 - 2010-11-03 - G06F9/38
  • 一种微处理器以及快速执行条件分支指令的方法,微处理器具有存储器、第一提取单元、执行单元以及第二提取单元。存储器用以储存异常处理例行程序以处理异常条件,异常处理例行程序为微处理器私有的非使用者程序,且具有条件分支指令。第一提取单元用以提取使用者程序的指令,使用者程序具有造成异常条件的使用者程序指令。执行单元用以执行第一提取单元所提取的使用者程序的指令以及异常处理例行程序的指令,用以响应侦测到使用者程序所造成的异常条件而储存状态。第二提取单元用以自存储器提取异常处理例行程序的指令,用以根据状态解析条件分支指令而不将条件分支指令传送到执行单元去进行解析。本发明使得FCB指令在执行上更快、更正确。
  • 微处理器以及快速执行条件分支指令方法
  • [发明专利]一种控制指令被执行过程的校验方法及装置-CN202111135414.1在审
  • 张泽周 - 深圳市中联通电子股份有限公司
  • 2021-09-27 - 2022-02-25 - G06F16/2455
  • 本发明提供一种控制指令被执行过程的校验方法及装置,其中,方法包括:步骤1:获取本地缓存的多元数据;步骤2:当下发控制指令时,基于预设的控制指令提取策略库,确定控制指令对应的提取策略;步骤3:基于提取策略,从多元数据中提取目标数据;步骤4:基于目标数据,对控制指令的被执行过程进行校验。本发明的控制指令被执行过程的校验方法及装置,基于第一控制指令对应的提取策略提取目标数据,基于目标数据对第一控制指令的被执行过程进行校验,实现了对执行器是否可靠、准确地执行了控制命令的校验。
  • 一种控制指令执行过程校验方法装置
  • [发明专利]微处理器及其执行方法-CN201010185596.9有效
  • 杰拉德·M·卡尔;罗德尼·E·虎克;布莱恩·W·伯格 - 威盛电子股份有限公司
  • 2010-05-19 - 2010-10-20 - G06F9/38
  • 该微处理器,包括:分支预测器、提取单元以及执行单元。分支预测器预测分支指令的预测目标地址。提取单元在预测目标地址上提取指令。执行单元解析分支指令的目标地址,并且检测预测目标地址与所解析出的目标地址是否不同;当预测目标地址与所解析出的目标地址不同时,判断是否具有程序顺序较旧于分支指令且需要被校正的未引退指令;若没有,则清除由预测目标地址所提取的错误预测的分支指令,并使得提取单元由所解析出的目标地址进行提取,以便执行分支指令;若有,则暂缓分支指令的执行。
  • 微处理器及其执行方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top