专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果12660766个,建议您升级VIP下载更多相关专利
  • [实用新型]现场可编程门阵列电路-CN202320180643.3有效
  • 鲁通 - 苏州时代新安能源科技有限公司
  • 2023-02-10 - 2023-10-20 - G06F13/16
  • 本申请公开现场可编程门阵列电路,包括:控制、FPGA芯片存储芯片以及切换存储芯片用于存储控制程序;切换连接至控制、FPGA芯片存储芯片,其中,FPGA芯片通过切换连接至存储芯片;其中,在控制程序下载或更新阶段,控制控制切换存储芯片连接至控制以下载或更新控制程序;在默认阶段,控制控制切换存储芯片连接至FPGA芯片以使FPGA芯片自动加载控制程序进行运行。上述方案,通过在FPGA芯片外设存储芯片,通过切换切换存储芯片与FPGA芯片控制之间的连接关系,且FPGA芯片存储芯片不直接连接,因此,存储芯片在进行程序下载或更新时不受FPGA芯片上管脚电平的影响
  • 现场可编程门阵列电路
  • [发明专利]一种多芯片系统存储实现装置及方法-CN201810052776.6有效
  • 袁涛;高劲松;李艳芬;赵修齐;姜黎 - 湖南国科微电子股份有限公司
  • 2018-01-19 - 2021-05-11 - G06F3/06
  • 本申请实施例提供了一种多芯片系统存储实现装置及方法,装置包括主芯片、导航定位芯片、第一存储芯片和第二存储芯片。主芯片上设置有第一存储控制、第二存储控制、第一外部接口收发控制、第一控制接口和第一数据接口。第一存储控制内设置有第一存储保护单元,第二存储控制内设置有第二存储保护单元。第一存储芯片与主芯片的第一存储控制连接;第二存储芯片与主芯片的第二存储控制连接;导航定位芯片上设置有第二外部接口收发控制、第二控制接口和第二数据接口,第二控制接口与主芯片的第一控制接口连接,第二数据接口与主芯片的第一数据接口连接,本申请实现了共享存储系统,节约了芯片资源。
  • 一种芯片系统存储实现装置方法
  • [发明专利]磁盘装置-CN201910716341.1有效
  • 高田和弥;市岛旬 - 株式会社东芝;东芝电子元件及存储装置株式会社
  • 2019-08-05 - 2021-08-27 - G11B5/02
  • 根据实施方式,磁盘装置具备磁盘、互相独立地移动的第1磁头及第2磁头、第1控制芯片、第2控制芯片及第3存储。第1控制芯片具备第1处理和第1存储控制第1磁头。第2控制芯片具备第2处理和第2存储控制第2磁头。在第3存储中保存管理信息。第1控制芯片连接于第3存储。第2控制芯片经由第1控制芯片而连接于第3存储。第2控制芯片在第2存储中高速缓存管理信息。
  • 磁盘装置
  • [发明专利]半导体存储装置-CN201680087491.5有效
  • 池田康浩;植松裕;冈部骏吾;稻村昭宏;岩崎隆彦;小川纯司 - 株式会社日立制作所
  • 2016-09-26 - 2023-01-03 - G06F12/06
  • 本发明提供一种半导体存储装置,其无需对通用存储控制追加信号线就能够增加可选择的芯片数。半导体存储装置包括:存储控制;多个存储芯片;选择部,其与上述存储控制连接,并且能够选择上述多个存储芯片中的任意者来与上述多个存储芯片连接;和切换部,其与上述存储控制和上述选择部连接。上述存储控制与上述选择部通过传输从上述存储控制输出的用于选择上述存储芯片的第一信号的信号线连接。上述存储控制与上述切换部通过传输从上述存储控制输出的用于选择上述存储芯片的第二信号的信号线连接。
  • 半导体存储装置
  • [发明专利]数据存取及多芯片控制-CN200810002667.X有效
  • 马修·G·萨金特;迈克尔·A·卡恩;小弗朗西斯·J·施蒂夫特;贾森·P·科兰杰洛 - 博路技术有限公司
  • 2008-01-14 - 2008-07-30 - G11C7/10
  • 可以将至存储设备的单一数据总线拆分为许多数据总线部分,每个部分由多个控制芯片的不同相应控制芯片所管理。在对相应的存储设备进行存储存取期间,多个控制芯片的每一个控制数据总线不同的对应部分,以根据该存取是读取还是写入来从存储设备中检索数据或将数据存储存储设备。为了执行数据存取,同步电路(在存储控制芯片内部和/或外部)同步多个存储控制芯片,以便存储控制芯片之一驱动至存储设备的地址总线和/或控制信号。在设定至存储设备的地址后,存储控制芯片根据该地址,从存储设备中读出数据或者将数据写入存储设备。
  • 数据存取芯片控制器
  • [实用新型]数据处理系统-CN201721225344.8有效
  • 桂文明 - 算丰科技(北京)有限公司
  • 2017-09-22 - 2018-12-21 - G06F13/16
  • 本实用新型实施例公开了一种数据处理系统,其中,数据处理系统包括至少一个存储和至少一个数据处理芯片;每个数据处理芯片包括至少一个互联存储控制,通过互联存储控制存储连接;至少一个存储包括第一存储;至少一个数据处理芯片包括第一数据处理芯片和第二数据处理芯片;第一数据处理芯片中的至少一个互联存储控制包括第一互联存储控制,第一数据处理芯片通过第一互联存储控制与第一存储连接;第二数据处理芯片中的至少一个互联存储控制包括第二互联存储控制,第二数据处理芯片通过第二互联存储控制与第一存储连接。
  • 数据处理芯片存储控制器互联数据处理系统存储器连接存储器本实用新型
  • [发明专利]占空比调整方法、控制芯片及闪存设备-CN201980089886.2有效
  • 李由;洪瑞徽;喻军;王国宇 - 华为技术有限公司
  • 2019-01-30 - 2023-10-20 - H03K5/156
  • 一种占空比调整方法、控制芯片(101)及闪存设备(1000),控制芯片(101)当前向存储阵列(11)发送信号,该信号经过焊盘(102)后被送出控制芯片(101)。焊盘(102)将该送出去的信号作为环回信号反馈给控制芯片(101),由控制芯片(101)根据该环回信号调整存储控制芯片(101)内的时延参数。之后,控制芯片(101)向存储阵列(11)发送信号时,依据调整后的时延参数调整向存储阵列(11)发送的信号的上升沿和下降沿。该过程中,环回信号包含板级走线、控制芯片(101)与存储阵列(11)的互联信号质量信息、控制芯片(101)自身输出的占空比等信息,依据该环回信号能够准确调整存储控制芯片(101)内的上升沿时延参数和下降沿时延参数,能够使得后续输入至存储阵列(11)的输入端的信号的占空比与预设占空比的差值满足预设范围。
  • 调整方法控制器芯片闪存设备
  • [发明专利]主机及其存储模块和存储控制-CN202011396081.3在审
  • 毕鉴忠 - 毕鉴忠;山东存储之翼电子科技有限公司
  • 2020-12-03 - 2022-05-06 - G06F13/16
  • 本发明提供一种不具有控制且不具有内置电源的存储模块和其存储控制存储模块包含连接部分、第一非易失性存储芯片以及第二非易失性存储芯片。母板的存储控制通过连接部分由第一非易失性存储芯片的本地接口存取第一非易失性存储芯片。第二非易失性存储芯片配置成存储第一非易失性存储芯片的元数据的至少一个指针。第二非易失性存储芯片存储类型不同于第一非易失性存储芯片存储类型。存储控制通过连接部分存取存储在第二非易失性存储芯片中的指针。
  • 主机及其存储器模块控制器
  • [发明专利]存储元件-CN202210314426.9在审
  • 陈士弘;洪俊雄 - 旺宏电子股份有限公司
  • 2022-03-28 - 2023-10-10 - G11C5/06
  • 本发明提供一种存储元件,该存储元件包含一存储结构、一控制芯片,以及一处理芯片存储结构包含第一存储芯片,以及多个第二存储芯片所形成的一叠层,其中第二存储芯片的每一者的存储密度高于第一存储芯片存储密度。控制芯片电性连接至第一存储芯片以及第二存储芯片。处理芯片电性连接至控制芯片
  • 存储器元件
  • [实用新型]一种存储服务-CN201621092031.5有效
  • 陈晓东;黄金海;王志刚 - 浙江宇视科技有限公司
  • 2016-09-29 - 2017-06-13 - G06F1/16
  • 本实用新型公开了一种存储服务,所述存储控制中设置有处理控制芯片,所述背板中设置有扩展芯片,所述扩展芯片分别连接所述存储控制中的控制芯片,所述存储控制共用背板中的扩展芯片。本实用新型将扩展芯片设置在背板上,相对于现有技术,减少了扩展芯片的数量,实现了单Expander芯片即可实现双控/多控的目的,同时支持SAS/SATA硬盘,而不需要转接模块,电路实现简单,电路成本相对较低
  • 一种存储服务器
  • [发明专利]数据处理芯片和系统、数据存储转发处理方法-CN201710869045.6有效
  • 桂文明 - 北京算能科技有限公司
  • 2017-09-22 - 2023-09-19 - G06F13/16
  • 本发明实施例公开了一种数据处理芯片和系统、数据存储转发处理方法,其中,数据处理芯片包括数据处理单元和至少一个互联存储控制,至少一个互联存储控制包括第一互联存储控制和第二互联存储控制,数据处理单元分别与至少一个互联存储控制中的各互联存储控制连接,各互联存储控制分别对应连接至一个存储,数据处理芯片通过互联存储控制存储读写数据、以及实现与其他数据处理芯片之间的数据交换。本发明实施例降低了数据处理芯片的成本、数据处理系统的实现难度和成本,降低了数据处理的复杂度和时间。
  • 数据处理芯片系统数据存储转发处理方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top