专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果650433个,建议您升级VIP下载更多相关专利
  • [发明专利]ddr系列pcb板时序补偿方法、系统及终端-CN201210037806.9有效
  • 操冬华;胡胜发 - 安凯(广州)微电子技术有限公司
  • 2012-02-17 - 2013-08-21 - G01R31/28
  • 所述方法包括步骤:测试出pcb板的布板设计的同步信号的时序偏差时间;测试出实际pcb板上同步信号的时序偏差时间;根据实际pcb板上同步信号的时序偏差时间校准pcb板的布板设计的同步信号的时序偏差时间;结合实际测量的单个延时电路的延时时间和实际pcb板上同步信号的时序偏差时间,确定需设置的主控端的最少单个延时电路个数;结合主控端的最少单个延时电路个数和校准后的pcb板的布板设计的同步信号的时序偏差时间,设置主控端的延时电路。本发明实施例能够有效降低因pcb板布线的差异所引起的数据线上信号传输不同步的概率。
  • ddr系列pcb时序补偿方法系统终端
  • [发明专利]一种基于DDS时钟移相技术的延时装置及方法-CN201910671269.5有效
  • 王志斌;李子桐;李孟委;王莲英;杨坤;刘映光 - 中北大学
  • 2019-07-24 - 2023-03-31 - H03K5/131
  • 本发明属于取样示波器技术领域,具体涉及一种基于DDS时钟移相技术的延时装置及方法,包括触发输入模块、DDS模块、FPGA模块、延时脉冲同步模块和取样触发脉冲输出模块,触发输入模块与DDS模块的输入端连接;FPGA模块中的测频模块与DDS模块的输出端连接;FPGA模块中的控制通信模块与DDS模块的通信接口连接;DDS模块与延时脉冲同步模块的数据输入端连接;FPGA模块的脉冲信号产生模块与延时脉冲同步模块的时钟输入端连接;延时脉冲同步模块的输出端与取样触发脉冲输出模块连接。本方案应用于取样示波器中,可以解决顺序等效采样中延时精度低,范围小的问题。
  • 一种基于dds时钟技术延时装置方法
  • [发明专利]使用非同步缓冲器的时钟域边界跨越-CN201380049608.7有效
  • 朱利安·M·凯因 - 吉林克斯公司
  • 2013-05-22 - 2018-04-03 - H04L25/14
  • 一种设备包含多个信道(250),其中所述信道中的每一者包含非同步缓冲器(210)、延时确定块(211)、分接头选择电路(220)以及可变延迟(202)。延时定位器(212)经配置以从所述信道中识别最长延时,且经耦合以将所述最长延时(219)提供到所述信道中的每一者的所述分接头选择电路(220)。对于所述信道(250)中的每一者而言所述延时确定块(211)经耦合至所述非同步缓冲器(210)以确定所述非同步缓冲器的延时值(218);所述分接头选择电路(220)经耦合以接收所述延时值(218)以及所述最长延时(219);所述分接头选择电路(220)经耦合至所述可变延迟(202);并且所述分接头选择电路(220)经配置以响应于所述延时值以及所述最长延时来选择所述可变延迟(202)的分接头中的一分接头。
  • 使用同步缓冲器时钟边界跨越
  • [发明专利]一种支持无损IP信号长时间延时延时器及方法-CN202111386447.3有效
  • 陈家兴;叶建华;陈左乐;马威;高铁铸 - 杭州当虹科技股份有限公司
  • 2021-11-22 - 2023-10-27 - H04J3/06
  • 本发明涉及多媒体音视频处理技术,公开了一种支持无损IP信号长时间延时延时器及方法,在X86架构中,其包括时钟同步模块、数据采集模块、延时缓存模块、包头更新模块和数据发送模块;时钟同步模块用于实现数据时钟同步;数据接收模块通过网卡对数据进行采集;延时缓存模块用于对接收的数据进行缓存;包头更新模块对延时缓存模块中的数据进行更新,通过时钟同步模块获取发送数据的时间戳,并将时间戳信息更新到包头中;数据发送模块用于通过网卡进行数据的发送本发明基于X86服务器架构,利用intel傲腾内存和硬盘实现大数据量延时数据存储,适用于国产化服务器。为广电、互联网视频用户提供小时级延时解决方案,通过软件升级平滑满足客户最新需求。
  • 一种支持无损ip信号长时间延时延时器方法
  • [发明专利]一种激光脉冲同步控制装置-CN201110096427.2无效
  • 王云祥;邱琪;史双瑾;苏君;廖云;熊彩东 - 电子科技大学
  • 2011-04-18 - 2011-11-02 - H01S3/10
  • 本发明公开了一种激光脉冲同步控制装置,连接M路激光脉冲源,M是大于1的自然数,其特征在于:除一路外其他各路激光脉冲从输入到输出依次包括设置分光镜、静态光延时器和动态光延时模块,所述一路从输入到输出则依次包括设置分光镜和静态光延时器;每路的所述分光镜的激光脉冲分束输入各自光电探测器,所述光电探测器都输出连接延时控制器;所述延时控制器控制连接各所述动态光延时模块。这种激光脉冲同步控制装置突破传统使用上一脉冲周期数据反馈控制当前电光调Q触发时刻的同步方法,而通过静态光延时以及检测当前脉冲进行快速信号处理和延迟时间修正,使脉冲同步精度能够进一步提高、满足更多应用需求
  • 一种激光脉冲同步控制装置
  • [发明专利]一种多通道同步输出校准装置及方法-CN201711126161.5有效
  • 逄锦昊;刘宇;吴恒奎;滕友伟;钱红梅 - 中国电子科技集团公司第四十一研究所
  • 2017-11-15 - 2021-04-30 - H03M3/00
  • 本发明公开了一种多通道同步输出校准装置及方法。该校准装置包括时钟模块、时钟延时模块、波形发生模块、脉冲整形模块、逻辑与门模块、脉宽测量模块和同步控制模块。其中,采用的脉冲整形模块、逻辑与门模块、脉宽测量模块得到通道间同步延时误差,电路结构简单,易于硬件实现,避免复杂的计算,无需ADC电路和高性能计算模块,成本低。在误差修正时,该校准装置通过时钟延时模块和波形发生模块依次调整采样时钟延时和波形相位,直到通道间同步延时误差达到设计的要求,精度高,通道一致性好。此外,脉宽测量模块采用精密延时调整和边沿检测的配合的方式,有效的减小了脉宽测量误差。
  • 一种通道同步输出校准装置方法
  • [发明专利]一种多通道DDS间同步输出设备及同步方法-CN201611139158.2在审
  • 王伟;李宏斌;辛鹏;刘斌;刘磊 - 武汉滨湖电子有限责任公司
  • 2016-12-12 - 2017-05-03 - H04J3/06
  • 本发明涉及微波领域,特涉及一种多通道DDS间同步输出设备及同步方法。本发明可编程时钟分配延时模块将I/O_UPDATE和SYNC_IN信号分配后连接到各个DDS,各个DDS的输出信号通过耦合网络与A/D转化模块连接,A/D转化模块与控制模块连接,控制模块与可编程时钟分配延时模块连接,控制模块根据同步输出时间差计算延时量,通过控制可编程时钟分配延时模块分别对各通道DDS的I/O_UPDATE和SYNC_IN信号进行不同的延时完成校正。本发明使多通道DDS间的同步输出不再受工作环境温度必须相同的限制,实现不同工作环境温度下的多通道DDS间同步输出。
  • 一种通道dds同步输出设备方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top