[发明专利]一种基于连线总和最小的芯片布局方法有效
申请号: | 202110644276.3 | 申请日: | 2021-06-09 |
公开(公告)号: | CN113268946B | 公开(公告)日: | 2021-10-15 |
发明(设计)人: | 刘强;李龙;魏丽军;陈新;严都喜 | 申请(专利权)人: | 广东工业大学 |
主分类号: | G06F30/392 | 分类号: | G06F30/392 |
代理公司: | 佛山市禾才知识产权代理有限公司 44379 | 代理人: | 刘羽波 |
地址: | 510062 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于连线总和最小的芯片布局方法,包括:将总连线长初始化为一个很大的数,再控制迭代次数,不断随机生成序列对来表示各矩形电路模块间的上下左右位置关系输入到模型求解,得出在当前迭代次数下线长最小的序列对;再通过改变该序列对的领域算子得到新的序列对带入模型,如果得出的总线长比原来的小则接收改变领域算子所得到新序列对,否则舍弃;直到达到领域算子改变的迭代次数;最后输出最小总线长,以及各矩形电路模块的坐标,得到一个基于连线总和最小的芯片排布。本发明能够通过最小化芯片连线的总线长来提升集成芯片的性能,同时生成一个合理的芯片排布,节省生产矩形芯片的材料,提高材料利用率,使得在大批量生产中带来显著经济效益。 | ||
搜索关键词: | 一种 基于 连线 总和 最小 芯片 布局 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110644276.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种余额管理方法及系统
- 下一篇:一种刷盘结构及清洁机器人