[发明专利]源端解耦合归一化锁频环建模方法有效

专利信息
申请号: 201910446784.3 申请日: 2019-05-27
公开(公告)号: CN110175401B 公开(公告)日: 2022-12-13
发明(设计)人: 刘正春;王勇;刘金宁;尹志勇;解璞;王文婷;郭鑫;黄欣鑫 申请(专利权)人: 河北交通职业技术学院;中国人民解放军陆军工程大学
主分类号: G06F30/20 分类号: G06F30/20;G06F111/10
代理公司: 石家庄轻拓知识产权代理事务所(普通合伙) 13128 代理人: 王占华
地址: 050091 河*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种源端解耦合归一化锁频环建模方法,涉及信号处理技术领域。所述方法包括如下步骤:平均归一化估算角频率,得到基于内模原理的自适应滤波器的平均估算角频率;通过基于内模原理的自适应滤波器的平均估算角频率,得到归一化锁频环跟踪时间常数τ的数学模型;通过将锁频环跟踪时间常数τ与源端运行状态解耦合,得到源端解耦合的动态归一化系数σall数学模型;通过源端解耦合的动态归一化系数σall数学模型得到源端解耦合归一化锁频环数学模型。所述方法通过加入归一化系数σall,使FLL的响应时间常数τ与被测源端参数的相关性解耦,从而提高FLL的快速性和抗干扰性。
搜索关键词: 源端解 耦合 归一化 锁频环 建模 方法
【主权项】:
1.一种源端解耦合归一化锁频环建模方法,其特征在于包括如下步骤:平均归一化估算角频率,得到基于内模原理的自适应滤波器的平均估算角频率;通过基于内模原理的自适应滤波器的平均估算角频率,得到归一化锁频环跟踪时间常数τ的数学模型;通过将锁频环跟踪时间常数τ与源端运行状态解耦合,得到源端解耦合的动态归一化系数σall数学模型;通过源端解耦合的动态归一化系数σall数学模型得到源端解耦合归一化锁频环数学模型。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河北交通职业技术学院;中国人民解放军陆军工程大学,未经河北交通职业技术学院;中国人民解放军陆军工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910446784.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top