[发明专利]一种改善PCB板上信号线间串扰测量的设计方法和系统有效
申请号: | 201811553653.7 | 申请日: | 2018-12-18 |
公开(公告)号: | CN109684706B | 公开(公告)日: | 2022-02-18 |
发明(设计)人: | 武宁 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F30/394 | 分类号: | G06F30/394;G01R31/28;G06F115/12;G06F113/16 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 李修杰 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种改善PCB板上信号线间串扰测量的设计方法和系统,该方法首先确定PCB板上两信号线间的有效耦合串扰长度;然后根据有效耦合串扰长度,延长两信号线中未端接终端的走线长度,使得两信号线间的信号传输延迟时间≥1ns,从而能够有效避免PCB板各信号走线终端处的信号反射对串扰波形的影响,进而提高串扰波形测试的准确性和测量精度。本申请中的系统包括4端口VNA设备以及与4端口VNA设备连接的PCB板。通过该系统,能够提高串扰波形测试的准确性和测量精度,减小测试难度,提高测试效率,还能够节省PCB板的空间,从而提高PCB板的空间利用率。 | ||
搜索关键词: | 一种 改善 pcb 信号线 间串扰 测量 设计 方法 系统 | ||
【主权项】:
1.一种改善PCB板上信号线间串扰测量的设计方法,应用于4端口VNA设备,其特征在于,所述设计方法包括:确定PCB板上两信号线间的有效耦合串扰长度,所述两信号线构成一组差分线对;根据所述有效耦合串扰长度,延长所述两信号线中未端接终端的走线长度,使得所述两信号线间的信号传输延迟时间≥1ns。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811553653.7/,转载请声明来源钻瓜专利网。
- 上一篇:车身结构优化方法及系统
- 下一篇:一种标准单元库版图设计规则验证方法