[发明专利]一种面向GPDSP的多核并行计算实现方法有效
申请号: | 201810533351.7 | 申请日: | 2018-05-29 |
公开(公告)号: | CN108874727B | 公开(公告)日: | 2019-09-10 |
发明(设计)人: | 刘仲;郭阳;扈啸;田希;陈海燕;鲁建壮;陈跃跃;孙永节;王耀华;吴家铸;王丽萍 | 申请(专利权)人: | 中国人民解放军国防科技大学 |
主分类号: | G06F15/163 | 分类号: | G06F15/163;G06F8/41;G06F9/448 |
代理公司: | 湖南兆弘专利事务所(普通合伙) 43008 | 代理人: | 周长清;胡君 |
地址: | 410073 湖南*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种面向GPDSP的多核并行计算实现方法,步骤包括:S1.在GPDSP中的CPU端构建实现主体框架部分的CPU程序模块,在DSP端构建实现核心计算部分的DSP程序模块,由CPU程序模块对DSP程序模块进行调用;S2.分别在DSP端对DSP程序模块、以及在CPU端对CPU程序模块进行编译,再进行统一编译,得到单芯片GPDSP程序;S3.运行GPDSP程序,执行程序中CPU程序模块时,通过调用DSP程序模块进行指定的计算任务,由多个DSP核并行进行计算。本发明能够充分发挥多核CPU和多核DSP高性能实现多核并行计算,且具有实现方法简单、使用方便、应用灵活及高效等优点。 | ||
搜索关键词: | 程序模块 多核并行 构建 调用 编译 主体框架 多核CPU 多核DSP 单芯片 并行 灵活 应用 统一 | ||
【主权项】:
1.一种面向GPDSP的多核并行计算实现方法,其特征在于,步骤包括:S1. 将目标GPDSP应用程序划分为主体框架部分以及核心计算部分,在GPDSP中的CPU端构建实现所述主体框架部分的CPU程序模块,在DSP端构建实现所述核心计算部分的DSP程序模块,由所述CPU程序模块对所述DSP程序模块进行调用;S2. 分别在DSP端对所述DSP程序模块、以及在CPU端对所述CPU程序模块进行编译,再将编译后DSP程序模块和CPU程序模块进行统一链接,得到单芯片GPDSP程序;S3. 运行所述GPDSP程序,执行程序中所述CPU程序模块时,通过调用所述DSP程序模块执行指定的计算任务,并由GPDSP内多个DSP核并行进行计算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科技大学,未经中国人民解放军国防科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810533351.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种GPU整机柜PCIE链路互联系统及方法
- 下一篇:数据处理方法及装置