[发明专利]一种基于高速串行链路的分布式采集系统同步时钟传输的方法有效
申请号: | 201711335924.7 | 申请日: | 2017-12-14 |
公开(公告)号: | CN108111246B | 公开(公告)日: | 2019-09-20 |
发明(设计)人: | 陈耀武;刘雪松 | 申请(专利权)人: | 浙江大学 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 杭州天勤知识产权代理有限公司 33224 | 代理人: | 胡红娟 |
地址: | 310013 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于高速串行链路的分布式采集系统同步时钟传输的方法,包括:测量主节点至各子节点的链路延迟值;所述主节点基于测量得到的链路延迟值,配置所述各子节点的时钟延迟值;所述主节点发送同步时钟;所述各子节点从链路中恢复得到所述主节点发送的同步时钟;所述各子节点将恢复得到的同步时钟,延迟接收的时钟延迟值后作为本地的同步时钟。该方法能够在差分链路的硬件基础上,实现同步时钟的传输以及本地恢复,保证同步时钟传输的稳定性,且能够降低系统硬件复杂度,进而降低硬件开销和硬件维护成本。 | ||
搜索关键词: | 同步时钟 主节点 子节点 传输 分布式采集系统 高速串行链路 链路延迟 时钟延迟 测量 发送 硬件复杂度 恢复 差分链路 降低系统 硬件基础 硬件开销 硬件维护 从链路 延迟 配置 保证 | ||
【主权项】:
1.一种基于高速串行链路的分布式采集系统同步时钟传输的方法,包括以下步骤:通过发送延时测量命令,利用主节点FPGA和子节点FPGA之间发送延迟测量序列和接收反馈序列的方式,实现链路延迟值的测量,具体地,对于一次链路延迟值的测量,主节点将发送一个延迟测量序列,同时用本地高频时钟开启计数器,子节点接收到延时测量序列后立刻反送一个反馈序列,内容和延迟测量序列一致,用于主节点进行识别,主节点收到反馈序列后,关闭计数器,此时即得到子节点的链路延迟值;所述主节点在测量完链路中所有子节点的链路延时值后,通过发送延迟值配置序列的方式,配置各子节点的时钟延迟值;所述主节点向数据链路层数据流中传输特定控制码以实现同步时钟的传输;所述各子节点监测数据链路层中的同步时钟控制码,并从所述时钟同步控制码中恢复出所述主节点发送的同步时钟;所述各子节点将恢复得到的同步时钟,延迟接收的时钟延迟值后作为本地的同步时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711335924.7/,转载请声明来源钻瓜专利网。