[发明专利]低功耗低计算率的时钟失配校准方法及电路在审
申请号: | 201711294559.X | 申请日: | 2017-12-08 |
公开(公告)号: | CN107979373A | 公开(公告)日: | 2018-05-01 |
发明(设计)人: | 邱雷 | 申请(专利权)人: | 武汉理工大学 |
主分类号: | H03M1/00 | 分类号: | H03M1/00;H03M1/10 |
代理公司: | 武汉开元知识产权代理有限公司42104 | 代理人: | 潘杰,刘琳 |
地址: | 430070 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种低功耗低计算率的时钟失配校准方法及电路,所述方法包括误差提取对输入的每个通道内的采样信号进行累加、求和、平均处理,得到每个通道的直流电平J(t);误差纠正将相邻两个通道的直流电平J(t)输入分数滤波器进行迭代式调节的滤波处理,直至两个通道的直流电平J(t)相等后输出。所述电路包括多通道模数转换器、时钟缓冲模块和自适应数字分数延时滤波器。本发明研究了不同长度内插滤波器与偏移误差杂散抑制比的关系,可以将偏移误差杂散抑制到‑70dB,并且,校准的频率范围包含95%的奈奎斯特带宽,具有低功耗,高性能的优点。 | ||
搜索关键词: | 功耗 计算 时钟 失配 校准 方法 电路 | ||
【主权项】:
一种低功耗低计算率的时钟失配校准方法,其特征在于:包括误差提取步骤和误差纠正步骤,所述误差提取的步骤为对输入的每个通道内的采样信号进行累加、求和、平均处理,得到每个通道的直流电平J(t);所述误差纠正的步骤为将相邻两个通道的直流电平J(t)输入分数滤波器进行迭代式调节的滤波处理,直至两个通道的直流电平J(t)相等后表示校准完成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉理工大学,未经武汉理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711294559.X/,转载请声明来源钻瓜专利网。
- 上一篇:具有模/数转换功能的电路及电子设备
- 下一篇:信号转换电路