[发明专利]宽带数字阵列雷达接收通道的优化设计方法有效
申请号: | 201711188246.6 | 申请日: | 2017-11-24 |
公开(公告)号: | CN108051785B | 公开(公告)日: | 2020-06-16 |
发明(设计)人: | 钱璐;邹林;王灿;王子晨;周云;汪学刚 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G01S7/285 | 分类号: | G01S7/285;G01S7/35;G01S13/90 |
代理公司: | 电子科技大学专利中心 51203 | 代理人: | 周刘英 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种宽带数字阵列雷达接收通道的优化设计方法,通过改变宽带数字阵列雷达接收通道的抽取模块及分数时延滤波器的相对位置,将后级抽取结构中的抗混叠滤波器前置,并将可变分数时延滤波器移到抽取模块之前,得到等效多级滤波器,从而根据等效多级滤波器的通带内纹波、阻带内纹波、通带截止频率、阻带截止频率要求,设计目标函数和约束条件来得到优化设计。本发明能有效地减少各级滤波器的阶数,降低系统复杂度和功耗。 | ||
搜索关键词: | 宽带 数字 阵列 雷达 接收 通道 优化 设计 方法 | ||
【主权项】:
1.宽带数字阵列雷达接收通道的优化设计方法,其特征在于,包括下列步骤:改变宽带数字阵列雷达接收通道的抽取模块及分数时延滤波器的相对位置,将后级抽取结构中的抗混叠滤波器前置,并将可变分数时延滤波器移到抽取模块之前,得到等效多级滤波器;等效多级滤波器的总体频率响应函数H(jω)=H1 (jω)H2 (jM1 ω)Hd (jMω),其中H1 (jω)表示第一级抗混叠滤波器的频率响应,H2 (jM1 ω)表示第一级抗混叠滤波器的频率响应,Hd (jMω)表示第三级的可变分数时延滤波器的频率响应;根据等效多级滤波器的通带内纹波、阻带内纹波、通带截止频率、阻带截止频率要求,基于总体频率响应函数H(jω)与理想频率响应函数Hid (jω)的误差尽可能小,同时等效多级滤波器的各级滤波器的阶数尽可能小的优化目的进行近似最优解求解,得到各级滤波器的阶数、系数,以及可变分数时延滤波器的分支滤波器数量,完成宽带数字阵列雷达接收通道的优化设计。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711188246.6/,转载请声明来源钻瓜专利网。
- 上一篇:专门设计的脂质组分的代谢印记效应
- 下一篇:一种受话器及其装配方法