[发明专利]内存参数调节方法、装置及设备有效
申请号: | 201710318597.8 | 申请日: | 2017-05-08 |
公开(公告)号: | CN108874686B | 公开(公告)日: | 2021-08-03 |
发明(设计)人: | 刘志嘉;黄帅 | 申请(专利权)人: | 龙芯中科技术股份有限公司 |
主分类号: | G06F12/06 | 分类号: | G06F12/06 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 宋扬;刘芳 |
地址: | 100095 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供一种内存参数调节方法、装置及设备,该方法包括:逐步减小内存芯片的初始读时延,直至接收到内存芯片根据减小后的初始读时延发送的DQS信号与时钟信号的上升沿对齐时,得到第一读时延;逐步减小内存芯片的初始写时延,直至内存芯片接收内存控制器根据减小后的初始写时延发送的DQS信号与时钟信号的上升沿对齐时,得到第一写时延;若接收到内存芯片根据第一读时延发送的DQS信号的起始位置不正确,将第一读时延减小预设时钟周期,直至起始位置正确;若根据调节后的第一读时延和第一写时延检测得到的内存芯片的读写测试结果不正确,则将第一写时延减小预设时钟周期,直至读写测试结果正确。用于提高确定得到的内存参数的准确性。 | ||
搜索关键词: | 内存 参数 调节 方法 装置 设备 | ||
【主权项】:
1.一种内存参数调节方法,其特征在于,应用于内存控制器,所述方法包括:逐步减小内存芯片的初始读时延,直至接收到内存芯片根据减小后的初始读时延发送的数据选通信号DQS信号与时钟信号的上升沿对齐时,得到所述内存芯片的第一读时延;逐步减小内存芯片的初始写时延,直至所述内存芯片接收所述内存控制器根据减小后的初始写时延发送的DQS信号与所述时钟信号的上升沿对齐时,得到所述内存芯片的第一写时延;检测接收到的、所述内存芯片根据所述第一读时延发送的DQS信号的起始位置是否正确,若否,则将所述第一读时延减小预设时钟周期,直至所述内存芯片接收到的DQS信号的起始位置正确,得到调节后的第一读时延;根据所述调节后的第一读时延和所述第一写时延,对所述内存芯片进行读写测试,并判断读写测试结果是否正确,若否,则将所述第一写时延减小预设时钟周期,直至所述读写测试结果正确。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙芯中科技术股份有限公司,未经龙芯中科技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710318597.8/,转载请声明来源钻瓜专利网。