[发明专利]一种射频电路的接收通路插损计算方法、装置及射频电路在审
申请号: | 201611264975.0 | 申请日: | 2016-12-30 |
公开(公告)号: | CN106712798A | 公开(公告)日: | 2017-05-24 |
发明(设计)人: | 陈剑 | 申请(专利权)人: | 宇龙计算机通信科技(深圳)有限公司 |
主分类号: | H04B1/40 | 分类号: | H04B1/40 |
代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 罗满 |
地址: | 518057 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种射频电路的接收通路插损计算方法、装置、射频电路及终端,该方法包括接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将P1分别与每个P2相减,得到第一耦合器和预定频段中第二耦合器之间的插损值;输出插损值;本发明通过接收通路功率P1和接收信号功率P2,可以便捷快速的获取计算接收通路中预设频段的插损值所需的P1和P2;通过将P1与每个P2分别相减,可以得到每个P2对应的预设频段的插损值,再将插损值输出,使得射频工程师可以快速便捷的测试射频电路的接收通路插损,降低了确定接收通路问题点的难度,提高了射频调试的效率。 | ||
搜索关键词: | 一种 射频 电路 接收 通路 计算方法 装置 | ||
【主权项】:
一种射频电路的接收通路插损计算方法,其特征在于,包括:接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出所述插损值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宇龙计算机通信科技(深圳)有限公司,未经宇龙计算机通信科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611264975.0/,转载请声明来源钻瓜专利网。