[发明专利]一种基于FPGA的高速AD采集的设计方法在审
申请号: | 201611200015.8 | 申请日: | 2016-12-22 |
公开(公告)号: | CN106771539A | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 张杭;刘欢;张宏扬;张宇培;丁洁 | 申请(专利权)人: | 南京因泰莱电器股份有限公司 |
主分类号: | G01R19/25 | 分类号: | G01R19/25;G05B19/042;H03M1/22;H03M1/50 |
代理公司: | 南京知识律师事务所32207 | 代理人: | 张苏沛 |
地址: | 211100 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明基于FPGA的高速AD采集的设计方法,以FPGA芯片为控制核心,采用8通道16位高精度的AD7606进行数据采集,根据AD7606的硬件规则,通过设计正确的AD时序来提高采集数据的速度,AD7606和FPGA接口模式为高速串行接口,将8个通道的实时电压值经过AD转换成16位二进制数,然后发送给FPGA进行后续的处理。本发明通过不违背AD芯片的相关要求,尽可能的缩短时序时间和采样间隔来加快采样速率,和传统的单片机或者CPU作为控制芯片配合AD进行采样相比,FPGA+AD的数据采集系统控制周期短,大大减少了前期数据采集的时间,具有开发周期短、灵活性强、通用能力好、易于开发、扩展等优点。 | ||
搜索关键词: | 一种 基于 fpga 高速 ad 采集 设计 方法 | ||
【主权项】:
一种基于FPGA的高速AD采集的设计方法,其特征在于:以FPGA芯片为控制核心,采用8通道16位高精度的AD7606进行数据采集,通过设计正确的AD时序来提高采集数据的速度,缩短采样时间,AD7606和FPGA接口模式为高速串行接口,将8个通道的实时电压值经过AD转换成16位二进制数,然后发送给FPGA进行后续的处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京因泰莱电器股份有限公司,未经南京因泰莱电器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611200015.8/,转载请声明来源钻瓜专利网。
- 上一篇:鞋柜(X8122)
- 下一篇:硅胶折叠杯(P‑288)