[发明专利]时钟电路及其传输时钟信号的方法有效
申请号: | 201610041841.6 | 申请日: | 2016-01-21 |
公开(公告)号: | CN106992770B | 公开(公告)日: | 2021-03-30 |
发明(设计)人: | 杨胜利;黄兴 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H03K5/15 | 分类号: | H03K5/15 |
代理公司: | 北京龙双利达知识产权代理有限公司 11329 | 代理人: | 王君;肖鹂 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种时钟电路及传输时钟信号的方法。该时钟电路包括缓冲模块、N个多路选择器和N个门控时钟单元。缓冲模块包括一个输入端和N个输出端,用于增强输入端接收到的时钟信号的驱动能力,并从N个输出端输出增强驱动能力后的时钟信号,N个输出端与N个门控时钟单元的数据端一一连接。N个多路选择器的输出端与N个门控时钟单元的使能端一一连接。每个门控时钟单元用于根据使能端从对应的多路选择器的输出端接收的分频逻辑信号或门控逻辑信号以及数据端从缓冲模块的输出端接收的时钟信号,从输出端输出时钟信号。本发明的技术方案,可以缩短时钟路径,减低时钟源信号的传输时延和减少时钟电路的功耗。 | ||
搜索关键词: | 时钟 电路 及其 传输 信号 方法 | ||
【主权项】:
一种时钟电路,其特征在于,包括缓冲模块、N个第一多路选择器和N个门控时钟单元,N为正整数;所述缓冲模块包括一个输入端和N个输出端,所述缓冲模块用于增强所述输入端接收到的时钟信号的驱动能力,并从所述N个输出端输出增强驱动能力后的所述时钟信号,所述缓冲模块的所述N个输出端与所述N个门控时钟单元的数据端一一连接;所述N个第一多路选择器的输出端与所述N个门控时钟单元的使能端一一连接,每个所述第一多路选择器用于根据地址输入端接收的逻辑选择信号,选择从输出端输出第一数据输入端接收的门控逻辑信号或第二数据输入端接收的分频逻辑信号;每个所述门控时钟单元用于根据使能端从对应的第一多路选择器的输出端接收的分频逻辑信号或门控逻辑信号以及数据端从所述缓冲模块的输出端接收的时钟信号,从输出端输出时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610041841.6/,转载请声明来源钻瓜专利网。