[发明专利]用于时钟和数据恢复的装置和方法有效
申请号: | 201610013816.7 | 申请日: | 2016-01-11 |
公开(公告)号: | CN105786746B | 公开(公告)日: | 2019-09-17 |
发明(设计)人: | S·麦克拉肯;J·肯尼;K·泰姆 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;H03L7/07 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 袁玥 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供了用于时钟和数据恢复(CDR)的装置和方法。在某些配置中,第一CDR电路捕获来自第一通道上接收的第一输入数据流的数据和边沿样本。数据和边沿样本用于产生主相位信号,它用于控制用于捕获数据样本的第一数据采样时钟信号的相位。另外,第一CDR电路基于主相位信号随时间的变化产生主相位误差信号,将主相位误差信号至少转发到第二CDR电路。第二CDR电路处理主相位误差信号以产生用于控制用于捕获来自第二通道上接收的第二输入数据流的数据样本的第二数据采样时钟信号的相位的从相位信号。 | ||
搜索关键词: | 用于 时钟 数据 恢复 装置 方法 | ||
【主权项】:
1.一种时钟和数据恢复CDR系统,包括:被配置为接收第一输入数据流并且基于跟踪所述第一输入数据流产生主相位信号的第一CDR电路,其中所述第一CDR电路还被配置为基于所述主相位信号随时间的变化产生主相位误差信号,其中第一CDR电路包括相位差编码器,所述相位差编码器被配置为通过编码所述主相位信号和所述主相位信号的延迟版本之间的差来生成所述主相位误差信号;和被配置为接收来自所述第一CDR电路的主相位误差信号和第二输入数据流的第二CDR电路,其中第二CDR电路包括相位差解码器,所述相位差解码器被配置为解码所述主相位误差信号并且生成解码的相位误差信号,其中所述第二CDR电路还被配置为基于所述解码的相位误差信号产生第一从相位信号并且基于所述第一从相位信号跟踪所述第二输入数据流。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610013816.7/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置