[实用新型]一种接口共享的全景数字图像传感器有效

专利信息
申请号: 201420237546.4 申请日: 2014-05-09
公开(公告)号: CN203813894U 公开(公告)日: 2014-09-03
发明(设计)人: 付梦婷;付永庆 申请(专利权)人: 哈尔滨水星电子科技有限公司
主分类号: H04N7/18 分类号: H04N7/18;H04N5/374
代理公司: 暂无信息 代理人: 暂无信息
地址: 150001 黑龙江省哈尔滨*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提供一种接口共享的全景数字图像传感器。由M个相同的CMOS传感器、1片CPLD/FPGA和1个晶体钟源组成。传感器按正M边形放置,系统时钟信号线、配置信号线、休眠信号线分别连接在一起由CPLD/FPGA驱动,任取一个CMOS传感器的帧同步信号、行使能信号、像素时钟信号代替其他CMOS传感器与CPLD/FPGA相连,每个CMOS传感器的数据线分别接到CPLD/FPGA,CPLD/FPGA并行读入传感器数据,按时分复用方式从非标准化图像接口输出带有帧同步、行使能、像素时钟、随路时钟信号的全景图像数据序列。本实用新型可解决多图像传感器引脚超出嵌入式处理器接入能力问题,特别适合全景图像监控应用场合。
搜索关键词: 一种 接口 共享 全景 数字图像 传感器
【主权项】:
一种接口共享的全景数字图像传感器,其特征是:由M个相同的CMOS传感器、一片可编程数字逻辑芯片(CPLD/FPGA)、一个时钟源芯片组成。每个CMOS传感器的数据口都直接与CPLD/FPGA的I/O线连接,SIO_C和SIO_D线、PWDN线、系统时钟线各自并联在一起后再与CPLD/FPGA的I/O线连接,任取一个CMOS传感器的行使能线、帧同步线、像素时钟线与CPLD/FPGA的I/O线连接,晶体钟源芯片的输出脚与CPLD/FPGA的全局时钟线相连,CPLD/FPGA的内部电路按本发明专利说明书中图3示出的功能通过VHDL语言编程实现。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨水星电子科技有限公司,未经哈尔滨水星电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201420237546.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top