[发明专利]嵌入式Linux系统下的EMIF与FPGA的接口驱动方法有效
申请号: | 201410255584.7 | 申请日: | 2014-06-10 |
公开(公告)号: | CN103984586B | 公开(公告)日: | 2017-02-08 |
发明(设计)人: | 高玉龙;张蔚;刘佳鑫;马永奎;李然;张中兆 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F9/445 | 分类号: | G06F9/445;G06F3/06 |
代理公司: | 哈尔滨市松花江专利商标事务所23109 | 代理人: | 张利明 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 嵌入式Linux系统下的EMIF与FPGA的接口驱动方法,属于数据传输领域。解决了现有在Linux系统下的DSP的EMIF与FPGA接口无法实现图像数据传输的问题。该方法首先,实现EMIF驱动模块对驱动设备加载函数的加载和卸载函数的卸载,其次,通过EMIF驱动模块,实现发送装置中的DSP的EMIF端口对发送装置中的FPGA中FIFO进行写操作,再次,接收装置中的DSP接收到中断信号后,执行中断处理例程,唤醒读进程;最后,通过EMIF驱动模块,实现接收装置中的DSP的EMIF端口对接收装置中的FPGA中FIFO进行读操作。用于实现EMIF端口与FPGA的接口之间的数据通信。 | ||
搜索关键词: | 嵌入式 linux 系统 emif fpga 接口 驱动 方法 | ||
【主权项】:
嵌入式Linux系统下的EMIF与FPGA的接口驱动方法,其特征在于,它基于下述发送装置和接收装置实现的,发送装置的数据信号输出端与接收装置的数据信号输入端连接,发送装置包括一个DSP和一个FPGA,其中,所述的DSP的写使能控制信号输出端与FPGA的写使能信号输入端连接,DSP的写时钟信号输出端与FPGA的写时钟信号输入端连接,DSP的数据信号输出端与FPGA的数据信号输入端连接,发送装置中FPGA的数据信号输出端作为发送装置的数据信号输出端;接收装置包括一个DSP和一个FPGA,其中,所述的FPGA的读使能控制信号输入端与DSP的读使能信号输出端连接,FPGA的读时钟信号输入端与DSP的读时钟信号输出端连接,FPGA的中断触发信号输出端与DSP的中断信号输入端连接,FPGA的数据信号输出端与DSP的数据信号输入端连接,接收装置中FPGA的数据信号输入端作为接收装置的数据信号输入端;发送装置中的DSP和接收装置中的DSP均为含有EMIF端口的DSP,发送装置中的DSP和接收装置中的DSP均嵌入了Linux操作系统和EMIF驱动模块,在Linux操作系统下,EMIF驱动模块用于实现DSP与FPGA的通信,嵌入在发送装置中的DSP内部的EMIF驱动模块实现对FPGA接口驱动的方法为,步骤1:实现EMIF驱动模块对驱动设备加载函数的加载和该驱动设备卸载函数的卸载,步骤2:通过EMIF驱动模块,将FPGA的FIFO映射为DSP的一个内存地址,将对FIFO的写操作映射为对所述的内存地址的写操作,实现发送装置中的DSP的EMIF端口对发送装置中的FPGA中FIFO进行写操作,步骤3:接收装置中的DSP接收到中断触发信号后,执行中断处理例程,使接收装置中的DSP的EMIF端口从接收装置中的FPGA的FIFO中读出指定数目的字节,并存储到Linux操作系统内核的缓存区中,唤醒读进程;步骤4:通过EMIF驱动模块,将FPGA的FIFO映射为DSP的一个内存地址,将对FIFO的读操作映射为对所述的内存地址的读操作,实现接收装置中的DSP的EMIF端口对接收装置中的FPGA中FIFO进行读操作,即完成EMIF端口与FPGA的接口之间的数据通信。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410255584.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种多接口充电柜
- 下一篇:一种色浆自动冷却的辊式研磨设备