[发明专利]鉴频鉴相器电路有效
申请号: | 201410003653.5 | 申请日: | 2014-01-03 |
公开(公告)号: | CN103973300B | 公开(公告)日: | 2017-10-20 |
发明(设计)人: | 路易斯·普拉姆斯玛;尼古拉·伊凡尼塞维奇 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 中科专利商标代理有限责任公司11021 | 代理人: | 王波波 |
地址: | 荷兰艾*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种鉴频鉴相器(PFD)电路,适于在锁相环(PLL)电路中使用。鉴频鉴相器电路包括鉴频鉴相器部分,该鉴频鉴相器部分适于检测两个输入信号的频率和相位差并根据检测到的频率和相位差产生控制信号;延迟和复位部分,该延迟和复位部分适于延迟所产生的控制信号,以基于控制信号和延迟的控制信号的结合产生复位信号用于复位鉴频鉴相器部分,并提供所产生的复位信号到鉴频鉴相器部分。 | ||
搜索关键词: | 鉴频鉴相器 电路 | ||
【主权项】:
一种鉴频鉴相器(PFD)电路(400),其特征在于,包括:鉴频鉴相器部分,所述鉴频鉴相器部分包括第一D触发器(408)和第二D触发器(410),第一D触发器(408)以及第二D触发器(410)适于分别产生第一控制信号(UP)以及第二控制信号(DOWN),所述鉴频鉴相器部分适于检测两个输入信号(REF,DIV)的频率和相位差并根据检测到的频率和相位差产生第一控制信号(UP)和第二控制信号(DOWN);和延迟和复位部分,所述延迟和复位部分适于对产生的第一控制信号和第二控制信号进行延迟,基于第一和第二控制信号和延迟的第一和第二控制信号产生复位信号用于对鉴频鉴相器部分进行复位,以及提供产生的复位信号到鉴频鉴相器部分;其中所述延迟和复位部分包括复位信号发生器,所述复位信号发生器适于基于第一控制信号和延迟的第二控制信号产生用于第一D触发器的第一复位信号(Reset_UP),和基于第二控制信号和延迟的第一控制信号产生用于第二D触发器的第二复位信号(Reset_DOWN);所述延迟和复位部分还包括:第一延迟元件(404),所述第一延迟元件(404)适于按第一预定的延迟时间延迟第一控制信号(UP);第二延迟元件(406),所述第二延迟元件(406)适于按第二预定的延迟时间延迟第二控制信号(DOWN)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410003653.5/,转载请声明来源钻瓜专利网。