[实用新型]一种实现高速微处理器间准确通信的装置有效
申请号: | 201320725409.0 | 申请日: | 2013-11-15 |
公开(公告)号: | CN203659004U | 公开(公告)日: | 2014-06-18 |
发明(设计)人: | 杨军超;周中华;张驹鹏;林镇葵;王明江 | 申请(专利权)人: | 哈尔滨工业大学深圳研究生院 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 深圳市科吉华烽知识产权事务所(普通合伙) 44248 | 代理人: | 胡玉 |
地址: | 518000 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及电通信领域,尤其涉及一种实现高速微处理器间准确通信的装置,包括微处理器A和微处理器B,所述微处理器A包括第一CPU和串行端口A,所述微处理器B包括第二CPU、串行端口B及DMA控制器,所述微处理器A与所述串行端口A进行互通信,所述串行端口A与所述串行端口B进行互通信,所述串行端口B与所述DMA控制器进行互通信,所述DMA控制器与所述微处理器B进行互通信,所述装置还包括电压转换电路,所述串行端口A与所述电压转换电路进行互通信,所述串行端口B与所述电压转换电路进行互通信。本实用新型在不增加硬件成本的前提下,提高CPU的工作效率,减小信号之间的时钟偏移,使串行通信更加稳定,高效。 | ||
搜索关键词: | 一种 实现 高速 微处理器 准确 通信 装置 | ||
【主权项】:
一种实现高速微处理器间准确通信的装置,其特征在于:包括微处理器A和微处理器B,所述微处理器A包括第一CPU和串行端口A,所述微处理器B包括第二CPU、串行端口B及DMA控制器,所述微处理器A与所述串行端口A进行互通信,所述串行端口A与所述串行端口B进行互通信,所述串行端口B与所述DMA控制器进行互通信,所述DMA控制器与所述微处理器B进行互通信, 所述微处理器A发送的数据通过所述DMA控制器中的DMA通道传输到串行端口A的多通道缓冲串行口的发送寄存器DXR中,所述微处理器B接收的数据通过所述DMA控制器中的DMA通道传输到串行端口B的多通道缓冲串行口的接收寄存器DXR中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学深圳研究生院,未经哈尔滨工业大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320725409.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种多方位人脸面皮动作实现系统
- 下一篇:一种会计用计算器