[实用新型]伪随机码电法仪有效

专利信息
申请号: 201320492797.2 申请日: 2013-08-13
公开(公告)号: CN203465429U 公开(公告)日: 2014-03-05
发明(设计)人: 罗延钟;陆占国;黄伟才;孙国良 申请(专利权)人: 北京桔灯地球物理勘探有限公司
主分类号: G01V3/02 分类号: G01V3/02
代理公司: 北京市振邦律师事务所 11389 代理人: 李朝辉
地址: 100107 北京市朝阳区*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种伪随机码电法仪,包括发射机和接收机,发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块,FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA,稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻,ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口RAM、DSP,还包括用于算法集成的CPLD,所述CPLD分别与ADC、双口RAM和DSP连接,所述FPGA通过同步接口与CPLD连接,所述DSP连接有RAM,且通过USB控制器连接在PC上位机上,接收机包括依次连接的SMA接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB MCU模块连接在PC上位机上。本实用新型提供的伪随机码电法仪抗干扰能力强,勘探效率高,可以适应复杂环境。
搜索关键词: 随机 码电法仪
【主权项】:
伪随机码电法仪,其特征在于,包括发射机和接收机:发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块:FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA;稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻;ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口RAM、DSP,还包括用于算法集成的CPLD,所述CPLD分别与ADC、双口RAM和DSP连接,所述FPGA通过同步接口与CPLD连接,所述DSP连接有RAM,且通过USB控制器连接在PC上位机上;接收机包括依次连接的SMA接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB MCU模块连接在PC上位机上;FPGA即现场可编程门阵列,ADC即模/数转换器,双口RAM即先进先出缓存,DSP即数字信号处理器,CPLD即复杂可编程逻辑器件,USB MCU即USB通讯专用单片处理器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京桔灯地球物理勘探有限公司,未经北京桔灯地球物理勘探有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201320492797.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top