[发明专利]一种适用于PCIE3.0的时钟偏差补偿的方法在审

专利信息
申请号: 201310718851.5 申请日: 2013-12-24
公开(公告)号: CN103713689A 公开(公告)日: 2014-04-09
发明(设计)人: 林谷;王龙;李冰;丁贤根 申请(专利权)人: 江苏华丽网络工程有限公司
主分类号: G06F1/04 分类号: G06F1/04
代理公司: 江阴市同盛专利事务所(普通合伙) 32210 代理人: 唐纫兰;曾丹
地址: 214432 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种适用于PCIE3.0的时钟偏差补偿的方法,其特征在于:所述方法主要针对SKP的删除工作,将SKP的删除分为两部分,第一部分在写入弹性缓存存储单元之前,完成大部分时钟偏差的补偿工作,属于粗调部分;第二部分在写入弹性缓存存储单元之后,属于微调部分。本发明对弹性缓存器进行优化,采用分级缓存调节,包括粗调节和细调节,以减小缓存总面积和时延,在出现大时钟偏差时,采用分级缓存,将时钟偏差的去除分为粗调和细调两部分,由写时钟域和存储单元电路或者存储单元电路和读时钟域来配合完成大时钟偏差的补偿,能够有效的减小存储空间的面积,并减少接收数据的延迟。
搜索关键词: 一种 适用于 pcie3 时钟 偏差 补偿 方法
【主权项】:
一种适用于PCIE3.0的时钟偏差补偿的方法,其特征在于:所述方法主要针对SKP的删除工作,将SKP的删除分为两部分,第一部分在写入弹性缓存存储单元之前,完成大部分时钟偏差的补偿工作,属于粗调部分;第二部分在写入弹性缓存存储单元之后,属于微调部分,具体步骤如下:步骤一:粗调部分由写时钟域根据存储单元的存储信息独立完成SKP的删除工作,具体操作由写入控制电路根据水线设置电路控制信号屏蔽写指针的写操作来完成;步骤二:微调部分每次只对一个SKP字符进行处理,由读时钟域根据水线设置电路控制读指针的跳跃来完成;步骤三:SKP添加由读时钟域根据水线设置电路控制读指针保持来独立完成;步骤四:边界预防水线设置电路时刻监测存储单元电路中存储的有效字节的数量,当出现边界情况,由读时钟域控制预取寄存器启动或者产生截流信号来预防出现无法补偿的偏差。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏华丽网络工程有限公司,未经江苏华丽网络工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310718851.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top