[发明专利]一种基于FPGA的高精度高集成度时间数字转换器及实现方法有效
申请号: | 201310446429.9 | 申请日: | 2013-09-26 |
公开(公告)号: | CN103472712A | 公开(公告)日: | 2013-12-25 |
发明(设计)人: | 赵雷;叶春逢;郝新军;刘树彬;安琪 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | G04F10/00 | 分类号: | G04F10/00 |
代理公司: | 北京科迪生专利代理有限责任公司 11251 | 代理人: | 杨学明 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基于FPGA的高精度高集成度时间数字转换器及实现方法。该时间数字转换器包括细时间测量单元,该细时间测量单元由时间交替采样单元、多级采样数据缓冲单元、快拍和编码单元组成;本发明的目的在于提供一种基于FPGA的高集成度的精密时间数字转换器。创新点是细时间测量部分采用基于分相时钟交替采样、多级采样数据缓存和多级采样数据缓存数据的锁存快拍、快速编码组合架构的技术。具有结构简单、设计灵活性,可移植性强,测量死时间小,动态范围大、成本低、接口灵活等特点。可应用于航天领域、空间研究领域、通信、生物医药、地球动力学、相对论研究等等诸多领域。 | ||
搜索关键词: | 一种 基于 fpga 高精度 集成度 时间 数字 转换器 实现 方法 | ||
【主权项】:
一种基于FPGA的高精度高集成度时间数字转换器,该时间数字转换器包括细时间测量单元,其特征在于,该细时间测量单元由时间交替采样单元、多级采样数据缓冲单元、快拍和编码单元组成;其中,时间交替采样单元利用分相时钟和锁存器对时间信号进行采样;多级采样数据缓冲单元利用多级锁存器级联对采样单元采样数据进行多级缓冲;快拍和编码单元完成粗时间周期内的时间采样信息缓冲并进行编码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310446429.9/,转载请声明来源钻瓜专利网。
- 上一篇:漆包机在线信息化实时管理系统
- 下一篇:导线伸缩活动装置