[发明专利]控制移位分组数据的位校正的装置无效
申请号: | 201210576603.7 | 申请日: | 1996-07-17 |
公开(公告)号: | CN103064653A | 公开(公告)日: | 2013-04-24 |
发明(设计)人: | A.D.佩勒格;Y.雅里;M.米塔尔;L.M.门内梅尔;B.艾坦;A.F.格卢;C.杜龙;E.科瓦施;W.维特 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F7/57 | 分类号: | G06F7/57;G06F7/544;G06F7/60;G06F9/30;G06F15/78 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;朱海煜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。 | ||
搜索关键词: | 控制 移位 分组 数据 校正 装置 | ||
【主权项】:
一种处理器,包括:多个寄存器,用于存储64位分组数据操作数;解码器,用于解码组装指令,所述组装指令具有32位指令格式,所述组装指令具有用于指示所述多个寄存器中的用来存储第一64位源操作数的第一寄存器的第一字段,并且所述组装指令具有用于指示所述多个寄存器中的用来存储第二64位源操作数的第二寄存器的第二字段,所述第一64位源操作数包括第一2个带符号的32位数据元素,所述第一2个带符号的32位数据元素包括在位[31:0]上的第一带符号的32位数据元素和在位[63:32]上的第二带符号的32位数据元素,所述第二64位源操作数包括第二2个带符号的32位数据元素,所述第二2个带符号的32位数据元素包括在位[31:0]上的第三带符号的32位数据元素和在位[63:32]上的第四带符号的32位数据元素;以及执行单元,所述执行单元与所述解码器和所述多个寄存器耦合,所述执行单元响应于所述组装指令将64位目的地操作数存储在所述多个寄存器中的通过所述组装指令的第三字段指示的第三寄存器中,所述64位目的地操作数包括4个带符号的16位数据元素,所述4个带符号的16位数据元素包括与所述第一64位源操作数的位[31:0]上的第一数据元素相对应的位[15:0]上的第一带符号的16位数据元素、与所述第一64位源操作数的位[63:32]上的第二数据元素相对应的位[31:16]上的第二带符号的16位数据元素、与所述第二64位源操作数的位[31:0]上的第三数据元素相对应的位[47:32]上的第三带符号的16位数据元素、与所述第二64位源操作数的位[63:32]上的第四数据元素相对应的位[63:48]上的第四带符号的16位数据元素,其中针对小于‑32768的带符号的32位数据元素,所述执行单元使相应的带符号的16位数据元素饱和达到‑32768的饱和值,而针对大于32767的带符号的32位数据元素,所述执行单元使相应的带符号的16位数据元素饱和达到32767的饱和值,其中所述处理器包括通用中央处理单元CPU,并且其中所述处理器具有RISC体系结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210576603.7/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置