[发明专利]一种3状态控制信号输入IO电路有效

专利信息
申请号: 201210440929.7 申请日: 2012-11-07
公开(公告)号: CN102931971A 公开(公告)日: 2013-02-13
发明(设计)人: 谭晓强;王志鹏 申请(专利权)人: 长沙景嘉微电子股份有限公司
主分类号: H03K19/0185 分类号: H03K19/0185
代理公司: 暂无信息 代理人: 暂无信息
地址: 410205 湖南省长沙*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种3状态控制信号输入IO电路,该电路允许在输入端加载三种输入状态——高电平状态、低电平状态和悬空状态,并在输出端产生三种对应的输出状态。当外部输入信号IN为高电平时,输出结果O1小于O2、O3小于O4;当外界输入信号IN为低电平时,输出结果为O1大于O2、O3大于O4;当外界输入信号IN为悬空时,输出结果为O1小于O2、O3大于O4。由于一个IO可以产生三种输入状态,对于需要从外界输入多个控制信号的芯片来说,采用3状态控制信号输入IO会比传统IO的数量显著减少,从而降低芯片面积,提高芯片的可靠性。
搜索关键词: 一种 状态 控制 信号 输入 io 电路
【主权项】:
一种3状态控制信号输入IO电路,其特征在于:根据输入信号的状态——高电平、低电平或者悬空,利用分压器件和比较器,可以产生3中对应的输出状态,输入信号IN连接到比较器COMP1的正相输入端和比较器COMP2的正相端,同时连接到二极管D1的P端和二极管D2的N端,同时连接到电阻R1和R2,电阻R1的另一端连接到VDD,电阻R2的另一端连接到VSS,二极管D1的N端连接到VDD,二极管D2的P端连接到VSS,比较器COMP1的负相输入端连接到NMOS管M1的源极和电阻R4,电阻R4的另一端连接到VSS,比较器COMP2的负相输入端连接到NMOS管M1的栅极和漏极以及电阻R3,电阻R3的另一端连接到VDD,比较器COMP1的正相输出端为O2、负相输出端为O1,比较器COMP2的正相输出端为O4、正相输出端为O3。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景嘉微电子股份有限公司,未经长沙景嘉微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210440929.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top