[发明专利]一种时间偏差选择电路有效

专利信息
申请号: 201210277401.2 申请日: 2012-08-06
公开(公告)号: CN103580696B 公开(公告)日: 2016-11-16
发明(设计)人: 李巍;纪伟伟 申请(专利权)人: 复旦大学
主分类号: H03M1/50 分类号: H03M1/50
代理公司: 上海元一成知识产权代理事务所(普通合伙) 31268 代理人: 谭震威;吴桂琴
地址: 200433 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于时间测量技术领域,具体涉及一种时间偏差选择电路,该电路为应用于由两级时间数字转换器构成的时间测量电路。本发明时间偏差选择电路由选择信号发生器,延时模块和选通模块组成,选通模块采用两个完全相同的多选一线性选择器组成,其中一个选择器(MUX)为有效的选择器,另一选择器为伪选择器(D‑MUX)。选择器(MUX)和伪选择器(D‑MUX)输入同为合并输入{D<N:1>,STOP}的延时输出{A<N:1>,B},以最小程度的引入传输延时的偏差。本发明时间偏差选择电路的结构简单、合理,可以实现有效的偏差选择,既实现了正确的偏差选通,又避免了引入过多的时间偏差,尤其是非线性偏差,有效克服了两级结构的TDC时间测量的技术难点。
搜索关键词: 一种 时间 偏差 选择 电路
【主权项】:
一种时间偏差选择电路,由选择信号发生器,延时模块和选通模块组成,其特征在于:选通模块由两个完全相同的多选一线性选择器组成,一个选择器为有效的选择器(MUX),使选通D<k>选择输出,其选择信号为选择信号发生器的输出SEL_signal,另一选择器为伪选择器(D‑MUX),只让参考信号STOP经过相同延时输出,其选择信号为常数Constant,选择器(MUX)和伪选择器(D‑MUX)输入同为合并输入{D<N:1>,STOP}的延时输出{A<N:1>,B};选择信号发生器生成选通模块的选择信号,决定D<N:1>中的D<k>选通输出,采用verilog代码实现;延时模块使选择信号先于数据信号到达选通电路输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210277401.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top