[发明专利]使用图形处理器的多个显示头的抗混叠无效
申请号: | 201210172738.7 | 申请日: | 2007-05-11 |
公开(公告)号: | CN102693712A | 公开(公告)日: | 2012-09-26 |
发明(设计)人: | 邓肯·A·里亚赫;布里杰什·特里帕蒂;布雷特·T·汉尼根;菲利普·布朗宁·约翰逊;布赖恩·M·凯莱赫;弗兰克·R·迪亚尔 | 申请(专利权)人: | 辉达公司 |
主分类号: | G09G5/36 | 分类号: | G09G5/36;G06F3/14;G06T1/20 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 董巍;顾珊 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 利用单个图形处理器的多个显示头以执行抗混叠和其它处理任务。在一个实施例中,同一图形处理器的两个显示头经由像素传送路径以主/从配置彼此耦合。除其自己的像素之外,“主”显示头还从“从”显示头接收像素,且所述主显示头中的像素选择逻辑可掺合所述两种像素或选择任一种像素而将另一种像素排除在外。如果所述两种像素对应于同一显示像素中的不同取样位置,那么所述掺合像素为经抗混叠的像素。 | ||
搜索关键词: | 使用 图形 处理器 显示 抗混叠 | ||
【主权项】:
一种用于图形处理器的显示头,其包含:第一输入路径,其经配置以传播由第一图形处理器生成的第一经γ校正的像素;第二输入路径,其经配置以传播由第二图形处理器生成的第二经γ校正的像素;像素组合器,其耦合到所述第一输入路径和所述第二输入路径,且经配置以掺合所述第一经γ校正的像素与所述第二经γ校正的像素以生成掺合像素,其中所述掺合逼近外部线性像素与内部线性像素的经γ校正的掺合;和选择电路,其经配置以选择所述第一经γ校正的像素、所述第二经γ校正的像素或所述掺合像素中的一者作为输出像素。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210172738.7/,转载请声明来源钻瓜专利网。
- 上一篇:用于切割组织的方法和装置
- 下一篇:印刷装置及印刷装置的控制方法