[发明专利]基于提升结构的DCT变换结构及其方法无效
申请号: | 201010101576.9 | 申请日: | 2010-01-27 |
公开(公告)号: | CN101778291A | 公开(公告)日: | 2010-07-14 |
发明(设计)人: | 刘志军;王小群;韩庆喜;张淑慧 | 申请(专利权)人: | 山东大学 |
主分类号: | H04N7/30 | 分类号: | H04N7/30;G06F17/14 |
代理公司: | 济南圣达专利商标事务所有限公司 37221 | 代理人: | 张勇 |
地址: | 250100山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于提升结构的DCT变换结构及其方法。本发明从FPGA硬件实现的角度出发,消除了传统DCT变换中的乘法运算,改由移位和加法运算来进行代替,从而可以避免硬件实现中占用大量资源且严重影响电路运行速率的乘法器电路。具体模块包括:数据扩展和串并转换电路1、一维8点DCT变换电路2、转置矩阵电路3、数据的截位及并串转换电路4;其中一维8点DCT变换电路为整个系统的中心部分,该电路又可细分为:向量分解电路5、一维4点DCT变换电路6和数据重组电路7、地址控制模块8几个部分。电路实现可利用流水线思想进一步提高运算速率。本发明可以应用于各种图像压缩技术中。 | ||
搜索关键词: | 基于 提升 结构 dct 变换 及其 方法 | ||
【主权项】:
一种基于提升结构的DCT变换结构,其特征在于,它包括数据扩展和串并转换电路(1),该电路每个时钟接收一个数据,8个时钟后输出一行或一列8个并行的18位数据;一维8点DCT变换电路(2),该电路根据使能信号的每8个时钟接收一组8个18位的图像数据,在向量分解电路(5)处分解成2个4点一维向量,分别输入到2个一维4点DCT变换电路(6)进行运算,得到的数据在数据重组电路(7)处进行重新组合计算,得到一维8点DCT变换的结果;转置矩阵电路(3)利用其地址控制模块(8)根据输入的数据的个数个地址进行判断,如果输入分数据超过2个整8*8的模块,开始向外读出转置后的8*8点的数据;数据的截位及并串转换电路(4),将得到的18位数据进行截位,去掉小数部分的低4位,得到的数据为二维8*8点DCT变换的结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东大学,未经山东大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010101576.9/,转载请声明来源钻瓜专利网。
- 上一篇:休眠窗的设置方法和系统
- 下一篇:进行导通检测的方法、设备及系统