[发明专利]数字锁相环电路及其方法有效
申请号: | 200910177110.4 | 申请日: | 2009-09-25 |
公开(公告)号: | CN101888243A | 公开(公告)日: | 2010-11-17 |
发明(设计)人: | 吴宜璋 | 申请(专利权)人: | 雷凌科技(新加坡)有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京戈程知识产权代理有限公司 11314 | 代理人: | 程伟;王锦阳 |
地址: | 新加坡麦*** | 国省代码: | 新加坡;SG |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种数字锁相环电路及其方法。本发明的实施例的锁相环电路以数字相位延迟量化器取代模拟锁相环电路内的模拟电荷泵和相位频率检测器。因此,该内置的滤波器也可为尺寸紧密、高阶、高频宽和高衰减量的数字滤波器。该数字锁相环电路利用深亚微米工艺技术以达到高速、高分辨率、尺寸紧密和低功率消耗的优点。 | ||
搜索关键词: | 数字 锁相环 电路 及其 方法 | ||
【主权项】:
一种数字锁相环电路,包含:参考时钟产生器,用以提供参考时钟信号;数字滤波器,用以提供过滤的数字码;数字控制振荡器,耦合至该数字滤波器以接收该过滤的数字码并提供输出信号;分频器,耦合以接收该输出信号以提供分频信号;以及相位延迟量化器,耦合至该分频器、该参考时钟产生器和该数字滤波器,并操作以量化在该参考时钟信号和该分频信号之间的相位延迟,及根据来自该分频器和该参考时钟产生器的信号以提供数字码至该数字滤波器,其中该相位延迟量化器并非以过采样的手段量化该参考时钟产生信号和该分频信号之间的相位延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雷凌科技(新加坡)有限公司,未经雷凌科技(新加坡)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910177110.4/,转载请声明来源钻瓜专利网。