[发明专利]一种直接内存访问控制器及其实现内存批处理的方法无效

专利信息
申请号: 200710065108.9 申请日: 2007-04-03
公开(公告)号: CN101030183A 公开(公告)日: 2007-09-05
发明(设计)人: 邹杨 申请(专利权)人: 北京中星微电子有限公司
主分类号: G06F13/28 分类号: G06F13/28
代理公司: 北京安信方达知识产权代理有限公司 代理人: 龙洪;霍育栋
地址: 100083北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种直接内存访问控制器及其实现内存批处理的方法;直接内存访问控制器包括主控制模块、链表控制模块、总线控制模块和寄存器组;该直接内存访问控制器实现内存批处理的方法,包括:a.中央处理器发起内存批处理操作,并提供首个链表的入口地址;b.直接内存访问控制器根据该入口地址找到首个链表;直接内存访问控制器根据当前链表中的传输参数对该链表所对应的数据进行DMA传输;c.直接内存访问控制器判断是否已将需要内存批处理的数据都传输完,是则结束本次内存批处理操作;否则根据当前链表中的下一链表的入口地址找到下一个链表并返回b。采用了本发明的方案后,可以使DMA控制器完全不用CPU的控制而自行解析内存数据并发起传输。
搜索关键词: 一种 直接 内存 访问 控制器 及其 实现 批处理 方法
【主权项】:
1、一种直接内存访问DMA控制器,其特征在于,包括主控制模块、链表控制模块、总线控制模块和寄存器组;所述寄存器组用于存放链表的入口地址,以及内存批处理过程中的传输参数;所述主控制模块用于在接收中央处理器开始内存批处理的指令后,向链表控制模块发送寻址指令;接收到链表控制模块的寻址完成信号后向总线控制模块发送开始传输指令;在当前链表对应的数据传输完后发给总线控制模块停止传输指令并发给链表控制模块寻址指令;接收链表控制模块的传输完成信号,结束本次内存批处理操作;所述链表控制模块用于接收所述主控制模块的寻址指令,根据所述寄存器组中保存的入口地址在内存中找到相应链表,读入该链表中的传输参数及下一链表的入口地址并用其更新所述寄存器组后,发给主控制模块寻址完成信号;当寄存器组中的入口地址为终止符时,发给主控制模块传输完成信号;所述总线控制模块接收所述主控制模块的开始传输指令,按照所述寄存器组中保存的传输参数进行DMA传输;并接收所述主控制模块的停止传输指令停止DMA传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中星微电子有限公司,未经北京中星微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710065108.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top