专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果15个,建议您升级VIP下载更多相关专利
  • [发明专利]混合型场效应晶体管-CN202280014647.2在审
  • D·A·登普西;A·C·里纳汉;S·P·威斯顿;D·J·罗汉 - 亚德诺半导体国际无限责任公司
  • 2022-01-28 - 2023-10-24 - H01L29/10
  • 本公开涉及一种场效应晶体管(FET)结构。FET结构具有基板、有源区域、在有源区域的沟道以上设置的介电层和在介电层以上设置的栅极。有源区域包括源极、漏极以及设置在源极和漏极之间的沟道。有源区域由隔离沟道围绕,使得沟道的宽度边缘直接与隔离沟道相邻。电流路径通过沟道在源极和漏极之间流动。FET被配置为使得与穿过沟道中心的主电流路径相比,在沟道边缘附近运行的电流路径被减少或较弱。沟道、介电层或基板中的一个或多个可以被改性或适于提供减少的和主电流路径。在一个示例中,沟道的远离边缘的中心具有第一导电类型的第一掺杂浓度,并且沟道的沿着沟道边缘的侧面具有第一导电类型的第二掺杂浓度,其中第二掺杂浓度大于第一掺杂浓度。在另一个例子中,介电层在沟道的侧面以上更厚,并且在沟道中心以上更薄。在另一个例子中,基板在沟道侧面下方的区域具有比基板在沟道中心下方的区域更高的掺杂浓度。在一些示例中,FET结构在沟道和/或基板中具有不同厚度的介电层和不同掺杂浓度。
  • 混合场效应晶体管
  • [发明专利]可配置DAC通道-CN202180073991.4在审
  • F·J·唐尼;C·S·比尔克;D·A·登普西;K·法贝 - 亚德诺半导体国际无限责任公司
  • 2021-10-29 - 2023-07-14 - H03M1/66
  • 本公开涉及一种具有至少第一通道和第二通道的集成电路。每个通道包括至少DAC。集成电路还包括在通道之间互连的多个电路元件。电路元件可以在短路状态和开路状态之间改变。通常情况下,每个通道将彼此独立运行,只使用其各自通道中的电路组件。然而,电路元件被布置为允许用户将第二通道的一部分与第一通道组合,以提高第一通道的功能和性能。特别地,可以选择电路元件的状态以将第二通道的组件与第一通道组合。例如,第二通道的组件(例如子级)可以与第一通道的相应组件(例如相应子级)并联连接。这可以减少可用通道的数量,因为第二通道不能再用作独立通道。然而,第一通道的性能得到了增强。电路元件的存在允许最终用户决定是否为了性能增强而牺牲通道计数。例如,用户可以向集成电路提供用户输入以选择通道如何互连。此外,集成电路不使用额外的冗余电路来改善第一通道,而是从第二通道中取出组件。这样,集成电路可以具有减小的尺寸。
  • 配置dac通道
  • [发明专利]具有可配置输出级的DAC-CN202180074084.1在审
  • D·A·登普西;M·C·林奇;I·B·桑托斯;F·M·利米;F·J·唐尼 - 亚德诺半导体国际无限责任公司
  • 2021-10-29 - 2023-07-14 - H03M1/66
  • 本公开涉及用于DAC通道的可配置输出级。输出级接收来自DAC的模拟输出,并将信号输出到输出端子。输出级可在电压模式和电流模式之间配置。在电压模式中,输出级将模拟信号作为电压信号提供给输出端子。在电流模式中,输出级将模拟信号作为电流信号提供给输出信号。输出级可以接收用户输入以选择期望的模式。因此,集成电路可以用多个DAC通道来实现,每个DAC通道具有可配置的输出级。用户可以根据他们的个人要求,选择他们希望在电压输出模式中操作的通道数量,以及他们希望在电流输出模式中操作的通道数量。
  • 具有配置输出dac
  • [发明专利]数模转换器(DAC)终端-CN201810420201.5有效
  • 刘银才;D·A·登普西 - 亚德诺半导体国际无限责任公司
  • 2018-05-04 - 2022-04-05 - H03M1/66
  • 本公开涉及数模转换器(DAC)终端。单个或多个并联阻抗网络可以耦合到DAC,以降低DAC的交流阻抗,提高DAC速度并减少DAC建立时间。并联阻抗网络可以在终端特定情况下耦合到一个或多个DAC终端,或耦合到DAC内的节点。在例子中,单端T型终端可与DAC端子并联耦合的单端终端阻抗路,用于降低DAC参考端子处的交流阻抗,提高速度并减少建立时间。在例子中,多个阻抗网络可用于H桥终端解决方案,这对于具有或处于高电压范围内的高分辨率DAC可能有用。
  • 数模转换器dac终端
  • [发明专利]传感器的诊断波形发生器-CN201810420630.2有效
  • 古淑荣;王汉卿;曲光阳;D·A·登普西 - 亚德诺半导体集团
  • 2018-05-04 - 2021-03-23 - G01N27/416
  • 本发明公开了传感器的诊断波形发生器。提供用于为传感器生成诊断波形的技术。在例子中,用于电化学传感器的控制电路可包括:电源输入端,被配置为接收电源电压;第一信号发生器,被配置为接收控制信息并使用所述电源电压和所述控制信息在第一输出上产生第一波形;第二信号发生器,被配置为接收控制信息并使用所述电源电压和所述控制信息在第二输出上产生第二波形。在所述控制电路的诊断操作模式中,所述第一输出与所述第二输出之间的输出电压可以包括具有大于所述电源电压的峰‑至‑峰电压的周期性信号。
  • 传感器诊断波形发生器
  • [发明专利]数模转换器-CN201610514583.9有效
  • D·A·登普西 - 亚德诺半导体集团
  • 2016-07-01 - 2019-11-05 - H03M1/74
  • 在一个例子,公开了一种数模转换器(DAC)结构,在第一方面提供通过DAC的第一和第二平行路径,以便允许DAC传递函数的粗和细方面的分离。在另一个方面,提供了一种DAC结构,其包括在DAC的输出的内插器,经设置由先于内插器在DAC级的电压范围内插以扩展整体DAC结构的分辨率。该内插器可以和放大器和/或比较器一起用于提供输出的一个或多个缓冲和/或DAC输出与来自其它电路元件的信号的比较。第一和第二方面的特征也可以彼此独立使用。
  • 数模转换器
  • [发明专利]串型DAC充电升压系统和方法-CN201310565968.4有效
  • D·A·登普西 - 亚德诺半导体集团
  • 2013-11-14 - 2017-10-27 - H03M1/72
  • 本发明的实施方案可提供具有充电升压的串型DAC。该串型DAC可包括多个串(如MSB DAC和LSB DAC)用于将数字字转换成相应的模拟电压。该串型DAC也可包括用以在代码转变(如MSB代码转变)期间将充电耦合进该DAC或从该DAC耦合出的充电升压系统。该串型DAC可用先断后通连接技术进行操作,其中在进行新的连接之前,所有相关连接实质上是开路的。因此,该充电升压可在代码转变之间使该串型DAC中的阻抗元件的稳定时间缩短并且可实质上减少(或消除)毛刺。
  • 串型dac充电升压系统方法
  • [发明专利]多级数模转换器-CN201610725229.0在审
  • D·A·登普西 - 亚德诺半导体集团
  • 2016-08-25 - 2017-03-08 - H03M1/68
  • 在一个实例中,公开的多级数模转换器,包括具有第一组电路元件的第一阶段,具有第二组电路元件的第二阶段和第三阶段具有第三组电路元件的第三阶段第三阶段提供第一和第二单独切换的阻抗路径内的负荷;其中,所述DAC在操作的第一模式、第二模式和第三模式的每个中可操作,其中,在第一模式中,第一阶段可切换地连接到独立于第三阶段的第二阶段;在第二模式中,所述负载耦合并提交给电路元件的第二阶段的第一部分,并在第三模式中,所述负载耦合并提交给电路元件的第二阶段的第二不同部分。相应的系统和方法也被公开。
  • 多级数模转换器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top