专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果17个,建议您升级VIP下载更多相关专利
  • [发明专利]业务的迁移方法和装置-CN202011211389.6有效
  • 王正方;怀钰;蒋颖波 - 比科奇微电子(杭州)有限公司
  • 2020-11-03 - 2023-03-14 - H04W24/04
  • 本发明公开了一种业务的迁移方法和装置。其中,该方法包括:在第一基带板上新建小区,其中,新建小区的配置与待迁移小区的配置相同,待迁移小区为运行有待迁移业务的小区;控制第一基带板和第二基带板均接收待迁移小区的下行数据和控制信息,并控制第一基带板和第二基带板均接收待迁移小区的上行数据,其中,第二基带板为待迁移小区所在的基带板;断开第二基带板与对应的射频拉远单元之间的连接。本发明解决了现有技术中在进行基带板的业务迁移时用户容易掉话的技术问题。
  • 业务迁移方法装置
  • [发明专利]信号的处理方法及处理装置-CN202110169706.0有效
  • 张圣岩;蒋颖波;王正方;怀钰 - 比科奇微电子(杭州)有限公司
  • 2021-02-07 - 2023-02-24 - H04L27/26
  • 本发明公开了一种信号的处理方法及处理装置。其中,该方法包括:获取待处理信号;将待处理信号转换为对应的第一频域信道响应;对第一频域信道响应进行加窗处理,得到第二频域信道响应,其中,加窗处理用于对由第一频域信道响应经变换得到的第一时域信道估计输出的信号幅值的绝对值进行压缩;对第二频域信道响应进行变换获得目标时域信道估计,其中,上述变换为IDFT或者IFFT。本发明解决了由于用户时域信道响应扩展的干扰导致的噪声功率估计不准确的技术问题。
  • 信号处理方法装置
  • [发明专利]集成电路的布局方法和装置-CN202210116467.7在审
  • 王勤耕;晁军;沈钲;蒋颖波 - 比科奇微电子(杭州)有限公司
  • 2022-02-07 - 2022-12-27 - G06F30/392
  • 本申请公开了一种集成电路的布局方法和装置。该方法包括:获取集成电路的第一全局布局信息,其中,第一全局布局信息包括多个第一模块和多个第二模块,第一模块中包含宏单元,第二模块中不包含宏单元;对第一全局布局信息中第一模块中的宏单元进行更新,得到第二全局布局信息;通过遗传算法对每个更新后的第一模块中的宏单元重新布局,得到多个布局样式,并从多个布局样式中选取目标布局样式;根据第二全局布局信息布局第二模块,并根据目标布局样式布局第一模块中的宏单元,得到目标全局布局信息,通过本申请,解决了相关技术中在布线时,全局布局信息中宏单元的布局存在交叠的情况,导致布线资源紧张的问题。
  • 集成电路布局方法装置
  • [发明专利]数据交付方法及装置-CN202210080998.5在审
  • 孙思淼;沈钲;晁军;蒋颖波 - 比科奇微电子(杭州)有限公司
  • 2022-01-24 - 2022-12-16 - G06F30/3315
  • 本申请公开了一种数据交付方法及装置。其中,该方法包括:获取目标模块的配置信息,配置信息中至少包括:目标数据的存放位置信息,检测目标数据时的运行环境位置信息;基于存放位置信息获取目标数据,并对目标数据进行完整性校验;在目标数据通过完整性校验时,并行调用多个电子设计自动化工具对目标数据进行检测,并基于运行环境位置信息获取各个电子设计自动化工具生成的检测报告;在检测报告指示目标数据通过检测时,将目标数据和检测报告作为交付数据,进行数据交付。本申请解决了集成电路设计中人工数据交付时易出现错误且效率较低的技术问题。
  • 数据交付方法装置
  • [发明专利]加速器的处理方法和装置、存储介质及处理器-CN202111567488.2在审
  • 王紫荆;沈钲;蒋颖波 - 比科奇微电子(杭州)有限公司
  • 2021-12-20 - 2022-11-22 - G06F9/48
  • 本申请公开了一种加速器的处理方法和装置、存储介质及处理器。该方法包括:将第一个任务描述符的地址信息写入第一个待触发的加速器对应的队列中;依据第一个任务描述符的地址信息,DMA模块获取第一个待触发的加速器对应的任务描述符,并将任务描述符传输至主控模块;主控模块对任务描述符进行解析,得到任务描述符包含的触发信息,输入信息,输出信息和配置信息;依据输入信息,输出信息和配置信息,计算模块执行计算任务;当计算模块成功完成计算任务后,DMA模块将触发信息发送至下一个待触发的加速器对应的队列,以实现下一个加速器的触发。通过本申请,解决了相关技术中任务执行效率较低的问题。
  • 加速器处理方法装置存储介质处理器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top