专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果4个,建议您升级VIP下载更多相关专利
  • [发明专利]一种高可靠性的传感器读出电路-CN202011143387.8在审
  • 张驰;谭荣 - 成都鸿驰远科技有限公司
  • 2020-10-23 - 2021-01-08 - H03M3/00
  • 本发明公开了一种高可靠性的传感器读出电路;具有控制逻辑模块、采样保持电路、调制器、数字滤波器;振荡器产生周期性的方波信号CK0,其频率为Fs,周期T=1/Fs。方波CK0经过控制逻辑产生CK1和CK2信号,其中CK1为采样保持电路的控制信号,用以控制采保对传感器输出的Vs信号进行采样、放大和保持;CK2控制Sigma Delta调制器采样并转换为单bit或者多bit的数据流Qsdm;Qsdm的平均值等于Vsh。Qsdm数据流经过数字滤波器降采样并转换为多bit的数字输出Data,同时,当完成一次转换时,产生EOC信号,EOC信号用以关闭OSC和Ctrl Logic模块,以便节省功耗。本发明所述的传感器读出电路,通过交替采样和转换,避免了特殊工艺和快速建立的ADC的设计要求,大大提高了传感器读出电路的通用性和可靠性。
  • 一种可靠性传感器读出电路
  • [发明专利]一种优化设计传感器读出电路的转换时间的系统-CN202011144511.2在审
  • 张驰;谭荣 - 成都鸿驰远科技有限公司
  • 2020-10-23 - 2020-12-29 - H03M3/00
  • 本发明公开了一种优化设计传感器读出电路的转换时间的系统;本系统具有控制逻辑模块、可变增益放大器、调制器模块、数字滤波器;当系统需要得到传感器输出信号的具体值时,系统发出Start信号,Start信号控制Ctrl Logic模块产生CK1、CK2和CK3信号,其中CK1控制可变增益放大器(PGA)完成失调以及低频噪声处理、以及放大微弱的Vs信号得到放大版的Vsh信号;CK2控制SDM采样并转换输入的模拟信号为数字信号Qpwm;CK3控制滤波器对Qpwm进行降采样处理和位宽拓展,得到最终的Data数据,Data就是Sensor输出信号的数字化表征。本系统巧妙的利用SDM的转换时间小于Filter建立时间,优化设计较短的传感器读出电路转换时间。通过设计Filter和SDM之间过采样频率的倍率Xr,将经典理论的建立时间ts缩短到ts/Xr。
  • 一种优化设计传感器读出电路转换时间系统
  • [发明专利]一种基于UVM平台的数字降采样滤波器的验证平台及方法-CN201911263111.0在审
  • 徐鹏;张驰 - 电子科技大学;成都鸿驰远科技有限公司
  • 2019-12-11 - 2020-04-24 - H03H17/02
  • 本发明公开了一种基于UVM平台的数字降采样滤波器的验证平台及方法,验证平台包括了测试样例、事务类数据包、数据接口、数据包生成器、验证环境、待测的数字降采样滤波器模块DUT;在验证环境中集成了计分板,主代理和从代理,而主代理中包含了数据包接收器,数据包驱动器和数据包收集器,而从代理中只有数据包收集器。在计分板组件中通过UVM平台和c语言的DPI接口,引入数字降采样滤波器的基于matlab的黄金模型与待测单元进行数据比对进行功能性测试。本发明运用UVM验证方法学搭建了一个可复用,灵活性高,高效的可与matlab交互的验证平台,可对数字降采样滤波器模块较完备的进行测试,大大提高该模块的可靠性。
  • 一种基于uvm平台数字采样滤波器验证方法
  • [发明专利]一种FIR滤波器的低功耗实现方法-CN201911263048.0在审
  • 张驰;徐鹏 - 成都鸿驰远科技有限公司
  • 2019-12-11 - 2020-03-06 - H03H17/00
  • 本发明公开了一种FIR滤波器的无乘法器的低功耗实现方法,FIR滤波器在硬件实现上为了减少功耗降低面积,往往采取使用移位相加操作代替乘法器。传统无乘法器的FIR滤波器硬件实现分为单系数乘法结构和多系数乘法结构,本发明基于无乘法器的硬件实现方法,通过算法将FIR滤波器的乘法系数分成多组,每组系数构成独立的多系数乘法子结构,最终实现结构包括输入延时模块,多个多系数乘法模块,预先结构加法器模块和结构加法器模块。实践结构表明,本发明的FIR滤波器实现方法相较于传统方法具有大幅度降低功耗的优势。
  • 一种fir滤波器功耗实现方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top