专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果83个,建议您升级VIP下载更多相关专利
  • [发明专利]一种AI芯片的性能数据采集方法-CN202310947774.4有效
  • 褚安康;朱道永 - 太初(无锡)电子科技有限公司
  • 2023-07-31 - 2023-10-27 - G06F11/30
  • 本申请公开了一种AI芯片的性能数据采集方法,涉及电数字数据处理领域,该方法基于AI芯片的硬件结构来统计分析确定硬件结构能够支持的所有性能指标项,并确定每个性能指标项对应的寄存器信息以及数据处理规则,然后根据配置信息从任务列表中选择待采集性能指标项后,即可在AI芯片运行目标程序代码的过程中,按照每项待采集性能指标项对应的寄存器信息读取寄存器取值,并按照对应的数据处理规则对读取到的寄存器取值进行数据整理,得到待采集性能指标项的指标。该方法利用AI芯片的寄存器来实现,充分发挥AI芯片本身的硬件特性,设计难度较低,且可以对AI芯片运行过程中的各种性能进行充分地采集和监测。
  • 一种ai芯片性能数据采集方法
  • [发明专利]测试用例的生成方法-CN202310925324.5在审
  • 郭跃东;苏振宇;刘旭;谭丽敏;曹凇 - 太初(无锡)电子科技有限公司
  • 2023-07-25 - 2023-10-24 - G06F11/36
  • 本申请公开了一种测试用例的生成方法,涉及测试技术领域,该方法包括:在接收到对待测试接口集的测试命令的情况下,对待测试接口集中包含的同类接口进行组合,得到至少一个接口组合,待测试接口集中包含至少不同类型的待测试的接口;基于至少一个接口组合中目标接口组合的目标接口类型,构造目标接口组合测试过程中所使用的实参,实参的参数类型与目标接口类型相对应;将实参传入调用的目标接口组合的代码段中,得到目标接口代码段;将目标接口代码段填充至测试模板,得到目标接口组合的测试用例,测试模板中包含接口计算的通用流程模板。本申请实施例提供的方法,有助于提高测试效率。
  • 测试生成方法
  • [发明专利]一种智能算法性能分析方法、装置、电子设备及介质-CN202310796785.7在审
  • 席威;吴志华;王鲲鹏 - 太初(无锡)电子科技有限公司
  • 2023-06-30 - 2023-10-24 - G06F11/34
  • 本发明公开了一种智能算法性能分析方法、装置、电子设备及介质。通过获取待分析的智能算法;将其输入至预先训练的智能算法性能分析工具中进行分析,得到至少一种接口类型的性能分析结果;根据各性能分析结果对应的接口类型标识进行筛选,确定出算子库接口类型的性能分析结果;将其发送于预先构建的算子库性能模型中,确定出与算子库接口类型的性能分析结果对应的算子库接口理论时间;根据算子库接口理论时间和算子库接口类型的性能分析结果,确定出理论性能分析结果,以根据理论性能分析结果来确定智能算法的性能。解决了由于不同算法的实现方式和调用算子的不同,而造成算法性能评估不准确的问题,提高了智能算法性能确定的准确性。
  • 一种智能算法性能分析方法装置电子设备介质
  • [发明专利]高兼容性的异构编译方法及异构编译器-CN202310918226.9在审
  • 王磊;赵景辉;苏振宇;刘旭 - 太初(无锡)电子科技有限公司
  • 2023-07-24 - 2023-10-17 - G06F8/41
  • 本发明涉及一种高兼容性的异构编译方法及异构编译器。其包括基于host端的架构信息,对拆分得到host端源代码内的host端函数进行编译处理,以在编译处理后基于每个host端源代码生成对应的host端字节码文件;在device端编译中,对拆分得到device端源代码内的device端函数进行编译处理,以在编译处理后基于所有device端源代码生成host端字节码文件;将device端编译中生成的host端字节码文件以及host端编译中所有生成的host端字节码文件链接成与host端架构信息适配的host端可执行文件。本发明支持用非本源代码内定义的device端函数,可实现对不同架构通用处理器的兼容,降低异构系统编程难度以及维护成本。
  • 兼容性编译方法编译器
  • [发明专利]基于AXI协议的传输信息匹配方法、装置、芯片及介质-CN202310523693.1在审
  • 崔昭华 - 太初(无锡)电子科技有限公司
  • 2023-05-10 - 2023-10-13 - G06F15/173
  • 本发明公开了基于AXI协议的传输信息匹配方法、装置、芯片及介质,包括:在主节点与从节点进行写传输的过程中,通过主节点将AXI ID写入至写数据通道的预设位置中;通过从节点根据写数据通道的预设位置获取AXI ID,并根据AXI ID对主节点与从节点分别对应的传输信息进行匹配;在主节点与从节点进行读传输的过程中,通过主节点将读地址通道信号进行合并得到传输标识符,并将传输标识符发送至从节点;通过从节点接收传输标识符,并根据传输标识符对主节点与从节点分别对应的传输信息进行匹配。本发明实施例的技术方案可以降低主从节点传输信息匹配过程的复杂度,提高传输信息匹配效率。
  • 基于axi协议传输信息匹配方法装置芯片介质
  • [发明专利]一种地址冲突处理系统、方法、电子设备及介质-CN202310630265.9有效
  • 刘洪锦;田斌;冯勇;李猛 - 太初(无锡)电子科技有限公司
  • 2023-05-31 - 2023-10-13 - G06F12/02
  • 本发明公开了一种地址冲突处理系统、方法、电子设备及介质;所述系统包括依次连接的处理单元、力写回模块和存储器;所述力写回模块包括:回写地址计算模块:用于根据粒子盒子号和粒子位置号生成粒子的力写回地址;所述力写回地址为粒子在存储器中的地址;第一先入先出模块:用于先入先出缓冲,缓存回写地址计算模块生成的力写回地址;第二先入先出模块:用于先入先出缓冲,缓存处理单元输入的当前力;加法器:将当前力和从存储器中读出的初始力进行相加;控制模块:实现力写回模块控制功能;本发明用于对地址冲突处理,解决在存储器读写的情况下传统存储器原子操作连续读写效率慢的问题,避免因读写冲突导致数据异常的现象。
  • 一种地址冲突处理系统方法电子设备介质
  • [发明专利]对分支预测失败的指令缓存快速处理的芯片系统及方法-CN202310799174.8有效
  • 陈小平;强鹏 - 太初(无锡)电子科技有限公司
  • 2023-07-03 - 2023-10-13 - G06F12/0802
  • 本发明公开了对分支预测失败的指令缓存快速处理的芯片系统及方法,属于计算机技术领域,包括处理器、数据缓存器、一级缓存、二级缓存;一级缓存和数据缓存器同时与处理器连接,用于接收处理器发出的分支预测失败信号和PC寻址信号;正在处理的PC,当指示分支预测失败时,一级缓存立即停止从一级缓存取指令操作,同时向处理器返回无效结果后续处理;PC已经写入数据缓存器,当指示分支预测失败时,直接从数据缓存器中移除;处理器发出的PC寻址,直接作为查询一级缓存的地址,下一个周期即可返回给处理器数据。本发明提供对分支预测失败的指令缓存快速处理的芯片系统及方法,减少了一级缓存对分支预测失败的PC寻址信号的处理时间。
  • 分支预测失败指令缓存快速处理芯片系统方法
  • [发明专利]一种主机调度方法及系统-CN202310602369.9在审
  • 赵玲;赵磊;周诚淇;杨嘉晨;赵怡婷;吕金花;夏锦春 - 太初(无锡)电子科技有限公司
  • 2023-05-25 - 2023-10-03 - G06F9/50
  • 本申请提供了一种主机调度方法及系统,该方法包括:获取目标任务,并获取该目标任务对应的任务创建信息;根据该任务创建信息,获取与该目标任务具有相同驱动程序版本的预选主机;根据该预选主机的主机设备信息和该预选主机的驱动程序版本信息,从该预选主机中选择出该目标任务相匹配的目标主机,以使该目标主机执行该目标任务。上述方案能够自动选择可用的主机并进行驱动程序版本的匹配,使得驱动程序版本管理变得更加智能化和自动化,完全无需人工干预,避免了手动更新驱动程序带来的繁琐工作,提高了任务执行的效率和稳定性。
  • 一种主机调度方法系统
  • [发明专利]一种芯片设计数据同步方法、装置、设备及存储介质-CN202310863853.7在审
  • 冯勇;田斌 - 太初(无锡)电子科技有限公司
  • 2023-07-14 - 2023-09-29 - G06F16/27
  • 本发明公开了一种芯片设计数据同步方法、装置、设备及存储介质。包括:获取芯片配置文件,根据配置文件确定目标存储结构;获取待同步数据,并对待同步数据进行验证生成数据验证结果;当数据验证结果为数据有效时,根据目标存储结构对待同步数据进行芯片设计数据同步。通过获取的芯片配置文件对用户输入的查询命令进行匹配以确定目标存储结构,通过对获取的待同步数据进行有效性验证以生成数据验证结果,当数据验证结果为数据有效时,根据目标存储结构对待同步数据进行芯片设计数据同步,配置文件中包括了统一的存储结构配置,解决了设计数据分散导致的管理和访问效率较低的问题,各层次的设计版本清晰,可以方便的进行版本同步控制,降低了设计数据同步难度。
  • 一种芯片设计数据同步方法装置设备存储介质
  • [发明专利]一种ID编号动态重分配的方法、计算机设备及介质-CN202310686690.X有效
  • 强鹏;刘蕊丽 - 太初(无锡)电子科技有限公司
  • 2023-06-12 - 2023-09-29 - H04L61/5053
  • 本发明提供一种ID编号动态重分配的方法、计算机设备及介质,包括:接收发送方发送的请求以及请求的原始ID编号;在多个的预设ID编号中选择一个目标ID编号,将请求的原始ID编号映射为目标ID编号,预设ID编号的位宽与接收方ID编号的位宽相同;若所述原始ID编号对应有一个目标ID编号,将所述原始ID编号对应的目标ID编号作为所述请求对应的目标ID编号;若所述原始ID编号不对应任何目标ID编号,在多个未被分配的预设ID编号中选择一个目标ID编号,将所述原始ID编号映射为目标ID编号;向接收方发送目标ID编号以及请求,以使接收方根据目标ID编号执行请求。本发明实现ID编号的动态重分配。
  • 一种id编号动态分配方法计算机设备介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top