|
钻瓜专利网为您找到相关结果 6个,建议您 升级VIP下载更多相关专利
- [实用新型]一种FPGA实验箱-CN202223017613.5有效
-
詹利森;袁国华
-
固存芯控半导体科技(苏州)有限公司
-
2022-11-14
-
2023-05-12
-
H05K7/20
- 本实用新型公开了一种FPGA实验箱,包括箱体,所述箱体内底壁的一侧固定连接有水箱,所述水箱外表面的一侧固定连接有循环管,所述循环管的外表面固定连接有循环泵,所述箱体内底壁的中部固定连接有半导体制冷片。该一种FPGA实验箱,通过水箱、循环管、循环泵、半导体制冷片、导热板和散热翅的设置,半导体制冷片通电后对循环管进行降温,利用冷却液的低温对FPGA电路板进行冷却降温处理,循环泵通过循环管将水箱内部的冷却液进行循环输送,对FPGA电路板进行持续的冷却处理,通过导热板将热量吸收,散热翅将热量散发到空气中去,加快散发速度,加强散热性能,避免温度过高导致零件损坏,从而延长使用寿命。
- 一种fpga实验
- [发明专利]一种用于SSD的数据压缩方法-CN202110882233.9在审
-
詹利森;袁国华
-
固存芯控半导体科技(苏州)有限公司
-
2021-08-02
-
2022-02-01
-
G06F3/06
- 本发明公开了一种用于SSD的数据压缩方法,包括以下步骤:S1、将4KB倍数大小的数据输入进行压缩;S2、通过将步骤S1中数据分成多个4KB单元数据,且按顺序分别对4KB单元数据进行压缩;S3、将第一个4KB单元数据进行压缩后,通过与第二个4KB单元数据压缩后的大小进行相加,如果相加之后的数据大小未超过4KB,继续等待下一个4KB单元数据压缩之后的大小进行相加;S4、在步骤S3中,当多个4KB单元数据压缩后相加后与下一个4KB单元数据压缩后的数据相加的大小超过4KB,则将之前的多个4KB单元数据压缩进行存储,之后的4KB单元数据重复步骤S3。根据本发明,可有效降低算法的复杂度,缩短SSD读写的处理时间,并大幅降低写入放大比,以提升效能及延长SSD寿命。
- 一种用于ssd数据压缩方法
- [发明专利]一种针对低队列深度的预读方法-CN202110881016.8在审
-
詹利森;袁国华
-
固存芯控半导体科技(苏州)有限公司
-
2021-08-02
-
2021-11-16
-
G06F3/06
- 本发明提出一种针对低队列深度的预读方法,包括S1:根据SSD fl ash读取的反应时间和SSD循序读取的期望效能,计算出使低队列深度的循序读取效能不降低时所需的预读命令数量为n;S2:计算host写入读取命令中循序的数量;S3:判断是否应该启动预读流程:S4:启动预读流程,绘制预读表格,预读表格用于记录各预计读取命令对应的状态标记,S6:接收传输的数据;S7:host继续写入读取命令,判断是否继续预读流程。在本申请中,通过预读流程增加低队列深度的循序读取效能,增快处理速度,利用预读表格的内容及管理办法,有效降低预读流程的复杂度。同时,针对预读的时间点,预读的数据量,终止预读的时机以及后续清除缓存数据的做法,做完善的处理,使预读效率大幅提升。
- 一种针对队列深度方法
|