专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果18个,建议您升级VIP下载更多相关专利
  • [发明专利]一种可配置并行处理转置预处理模块-CN202111143570.2在审
  • 牛砚波;张飞凯;戴春泉;刘纪阳;穆东 - 理工雷科电子(西安)有限公司
  • 2021-09-28 - 2021-12-28 - G06F5/06
  • 本发明涉及一种可配置并行处理转置预处理模块,包括输入端、输出端、1转N逻辑单元、行列转置逻辑单元和N转1逻辑单元,所述输入端与1转N逻辑单元连接,所述1转N逻辑单元与行列转置逻辑单元连接,所述行列转置逻辑单元与N转1逻辑单元连接,所述N转1逻辑单元与输出端连接,所述输入端与输出端均采用AXI Stream标准接口,位宽256bit,嵌入式软件通过APB总线配置寄存器的值,通过bypass选择1转N逻辑单元或N转1逻辑单元操作。本发明的优点:对数据格式能够实现1转N、N转1,便于FFT等算法一次实现多行操作,具有灵活性、普遍性;数据提取逻辑单元与转置逻辑单元结合,并设有bypass选择设计,可进行不同功能选择,提升了系统时效性。
  • 一种配置并行处理预处理模块
  • [发明专利]一种基于FPGA和MBS架构的spacewire总线控制器-CN202111143006.0在审
  • 陈润娜;薛时凯;戴春泉;邵志阳;权衡 - 理工雷科电子(西安)有限公司
  • 2021-09-28 - 2021-12-07 - G06F13/38
  • 本发明涉及了一种基于FPGA和MBS架构的spacewire总线控制器,由MBS实现上层控制,FPGA搭建底层逻辑。采用FPGA搭建不同的寄存器读写电路,通过HOCI底层接口逻辑和COMI底层接口逻辑实现对spacewire接口芯片BM4802的读写控制。本控制器的底层逻辑由FPGA搭建,简化了MBS的使用,也能使底层驱动更加灵活的适应各种应用场景,且对HOCI接口和COMI接口不区分使用方法,MBS可直接发送命令,增加了底层驱动可读性与复用性;COMI底层接口逻辑里增加了大容量双口RAM,减少了板卡上的RAM缓存,使硬件更加简洁的同时减小了成本。同时FPGA+MBS的结合使得HOCI接口具备了COMI接口的一部分特性,当使用HOCI接口读写数据时,MBS只需发一次命令,由FPGA解析可循环去读写BM4802的FIFO,极大程度的提高了HOCI接口的传输速率。
  • 一种基于fpgambs架构spacewire总线控制器
  • [发明专利]一种视频解码系统及方法-CN201010164997.6有效
  • 戴春泉 - 无锡中星微电子有限公司
  • 2010-05-07 - 2010-09-22 - H04N7/26
  • 本发明揭露了一种视频解码系统及方法,所述系统包括:视频解析模块,用来解析帧图像数据以得到若干视频数据包和各视频数据包的有效数据长度;存储模块,用来存储解析出的视频数据包和各视频数据包的有效数据长度,其中每个视频数据包的有效数据长度位于对应的视频数据包前;视频解码模块,用来从所述存储模块内读取一视频数据包的有效数据长度,之后利用该有效数据长度解码该视频数据包。本发明的优点在于:所述视频解析模块将每个视频数据包的有效数据长度以固定的大小存储并插入视频码流中,这样就节省了专门用来存储每个视频数据包的有效数据长度的存储空间,从而提高了解码时对于存储空间的利用效率。
  • 一种视频解码系统方法
  • [发明专利]一种环路滤波方法和环路滤波系统-CN200910237789.1有效
  • 戴春泉 - 北京中星微电子有限公司
  • 2009-11-19 - 2010-05-26 - H04N7/26
  • 本发明提供了一种环路滤波方法和环路滤波系统,所述方法包括:逐个选取宏块进行滤波,对于宏块内部的各个子块,先对子块的水平边滤波,再对子块的垂直边滤波;或者先对子块的垂直边滤波,再对子块的水平边滤波;其中,按照从上到下、从左到右的顺序,依次对每一列子块的各个子块的水平边滤波;按照从左到右、从上到下的顺序,依次对每一行子块的各个子块的垂直边滤波。本发明还提供一种环路滤波系统。根据本发明的环路滤波方法,减少了宏块数据的保存数量,节省了内存空间。并且,本发明减少了子块的读取次数和数据的存取时间,提高了读取的速率,此外,采用规则的滤波顺序,降低了硬件设计的复杂度,硬件开销少。
  • 一种环路滤波方法系统
  • [发明专利]一种I2C Slave接口的通信方法及装置-CN200810222728.3无效
  • 戴春泉 - 北京中星微电子有限公司
  • 2008-09-23 - 2009-04-01 - G06F13/42
  • 本发明提供了一种I2C Slave接口的通信方法及装置,该I2C Slave接口的通信方法包括:当接收到I2C命令时,触发数字时钟发生器产生高频时钟,并将所述I2C命令和所述高频时钟输出至所述I2C Slave;当I2C命令执行结束时,关闭所述数字时钟发生器。本发明采用数字时钟发生器为I2C Slave的接口输出高频时钟,避免了PLL一直工作带来的功耗;另外,当接收到I2C命令时,该数字时钟发生器即可产生高频时钟,没有延时反应通过时钟控制单元输出逻辑值触发数字时钟发生器产生高频时钟,不需要再提供一参考时钟,故能有效降低成本,采用该数字时钟发生器体积较小,故节省了在芯片上的占用空间。
  • 一种supslave接口通信方法装置
  • [发明专利]传输流解复用装置及方法-CN200710118605.0无效
  • 戴春泉 - 北京中星微电子有限公司
  • 2007-07-10 - 2007-12-05 - H04N7/52
  • 本发明公开了一种传输流解复用装置及方法,解决了现有传输流解复用时,浪费总线带宽的问题。本发明从接收的传输流中提取节目相关表并显示,根据用户输入的节目号码,得到视频或音频流数据包的识别标识;当从寄存器提取出的音频流数据包的识别标识与,从节目号码处理器接收的音频流数据包的识别标识相等时,从寄存器提取出的音频流数据包为有效数据包;当从寄存器提取出的视频流数据包的识别标识与,从节目号码处理器接收的视频流数据包的识别标识相等时,从寄存器提取出的视频流数据包为有效数据包。由于本发明能够从输入的传输流中提取出有效数据包。丢弃大量的无用数据包,减少了软件需要处理的数据,节省了总线带宽资源。
  • 传输流解复用装置方法
  • [发明专利]一种图像产生器及进行芯片验证的方法和系统-CN200710098723.X无效
  • 韩京飞;董欣;戴春泉 - 北京中星微电子有限公司
  • 2007-04-25 - 2007-10-17 - G06T1/00
  • 本发明公开了一种图像产生器,包括:可编程器件,用于产生测试用的图像;及系统接口,用于将所述可编程器件产生的图像输出给芯片的验证电路板。本发明还公开了一种进行芯片验证的系统和方法;系统包括图像产生器和芯片的验证电路板;方法包括:将图像产生器通过系统接口与芯片的验证电路板相连接;在需要时通过传感器接口与图像传感器的传感器电路板相连接;图像产生器输出测试用的图像给芯片的验证电路板;所述图像由图像产生器中的可编程器件输出,或由图像传感器得到;根据图像产生器输出的图像进行芯片的验证。采用本发明的方案后,缓解了传感器样片缺乏的问题,并减少了传感器电路板对系统调试的影响;能充分的验证芯片。
  • 一种图像产生器进行芯片验证方法系统
  • [发明专利]传输流解码与编码定时同步的装置及方法-CN200710065004.8无效
  • 戴春泉;董欣 - 北京中星微电子有限公司
  • 2007-03-30 - 2007-10-10 - H03L7/00
  • 本发明公开了一种传输流解码与编码定时同步的装置及方法。为解决现有技术中解码时钟同步于编码时钟的实现过程复杂并且成本高的问题而发明。本发明的装置包括:重配脉冲计数器、计数器、比较器、重配控制模块。本发明的方法包括:为重配脉冲计数器配置初始计数值;重配脉冲计数器对解码时钟输出的脉冲进行计数并输出中断;计数器统计重配脉冲计数器输出的中断个数;比较器一个输入端接收连续两个编码时钟参考的差值,计算编码时间,另一个输入端接收计数器统计的中断个数,计算解码时间;比较器比较解码时间与编码时间是否相等;如果比较结果不相等,调整重配脉冲计数器的计数值。本发明能够简单并且低成本的实现解码时钟同步于编码时钟。
  • 传输解码编码定时同步装置方法
  • [发明专利]一种音频播放装置-CN200610169860.3无效
  • 戴春泉 - 北京中星微电子有限公司
  • 2006-12-29 - 2007-07-11 - G11C7/16
  • 本发明提供了一种音频播放装置,在保持原有音频解码器的功能和结构的基础上,通过增加很少的控制逻辑电路,把默认音频数据保存在存储单元中,再由控制逻辑按一定频率从存储单元中取数据,并传输给数模转换单元,实现播放。与现有技术中的音频播放装置相比,本发明提供的装置,减少了音频解码单元处理音频数据前的下载程序和初始化数据到存储单元,再由音频解码单元从存储单元取程序和数据的过程,在播放时,关闭音频解码单元,降低了功耗,缩短了下载程序和初始化数据等过程所造成的音频播放延迟时间。
  • 一种音频播放装置
  • [发明专利]一种实现数据下载的方法、系统及装置-CN200610161730.5无效
  • 戴春泉;董欣 - 北京中星微电子有限公司
  • 2006-12-13 - 2007-05-16 - G06F9/445
  • 本发明公开了一种实现数据下载的方法,预先在协处理器的并行接口、内部CPU和存储器之间设置多路选择器,该方法包括:A.主控处理器通过并行接口控制协处理器内部的多路选择器置于并行接口与存储器连通的位置;B.主控处理器通过并行接口向存储器下载数据;C.下载数据完成后,主控处理器通过并行接口控制协处理器内部的多路选择器置于内部CPU与存储器连通的位置。此外,本发明还公开了一种实现数据下载的系统及装置,能够提高数据下载的速度,缩短等待的时间。
  • 一种实现数据下载方法系统装置
  • [实用新型]一种MIDI音乐播放装置-CN200420115544.4无效
  • 金传恩;董欣;戴春泉 - 北京中星微电子有限公司
  • 2004-11-15 - 2006-02-15 - G10H7/00
  • 本实用新型公开了一种MIDI音乐播放装置,包括音乐合成器、仲裁器以及多路序列器,所述多路序列器用于分别输入多路MIDI数据指令,并按该MIDI数据指令的执行时间输出;所述仲裁器用于对多路序列器作出仲裁选择,从而使其中一路序列器所输出的MIDI数据指令传输至所述音乐合成器内。相对现有技术,本实用新型具有资源配置合理、结构简单,可实现多路MIDI音乐同时播放,播放效果好等特点。
  • 一种midi音乐播放装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top