专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果13个,建议您升级VIP下载更多相关专利
  • [实用新型]一种高速高增益放大器的内部自测电路-CN202020284735.2有效
  • 李俊;夏建宝;危长明;陈良生;刘勋;罗志国 - 上海胤祺集成电路有限公司
  • 2020-03-10 - 2020-11-13 - G01R31/3187
  • 本实用新型公开了一种高速高增益放大器的内部自测电路,包括单端信号转差分信号电路,差分满摆幅电路转差分可调摆幅电路,可调偏置电流控制电路,所述单端信号转差分信号电路采用两路反相器级联的架构且差分输出端加上锁存电路来对齐上升下降沿口,所述差分满摆幅电路转差分可调摆幅电路采用两级相同的电流模式逻辑电路,所述差分满摆幅电路转差分可调摆幅电路的第一级先将满摆幅信号缩小,所述差分满摆幅电路转差分可调摆幅电路的第二级用来产生需要的可调摆幅信号,所述可调偏置电流控制电路采用控制信号控制不同电流串的打开和关断。本实用新型,精度很高,成本很小的内部自检电路测试方案,可以很好解决片外测试精度不高,成本昂贵的问题。
  • 一种高速增益放大器内部自测电路
  • [发明专利]一种优化SAR ADC中电容阵列冗余权重的算法-CN202010160727.1在审
  • 罗志国;李俊;夏建宝;高龙辉;危长明;陈良生 - 上海胤祺集成电路有限公司
  • 2020-03-10 - 2020-08-18 - H03M1/38
  • 本发明公开了一种优化SAR ADC中电容阵列冗余权重的算法,该算法包括如下步骤:S1,根据所设计的ADC的位数n,选择CX、CL、CB、CM的取值区间;S2,定义判决条件1:2≤WL–2*W1M≤6;S3,定义判决条件2:W=2n;S4,根据判决条件1和定义判决条件2,对CX、CL、CB、CM在取值区间内进行扫描,即可得到CX、CL、CB、CM的取值。本发明,可用于需要高速高精度逐次逼近式模数转换器的芯片设计中。经该算法所优化的冗余电容阵列,可以放宽对DAC中相邻位电容匹配和寄生的要求,降低对比较器速度的要求,为各次比较提供足够的冗余空间,从而消除由电容不匹配引起的静态非线性误差和比较器速度引起的动态误差。在高速高精度逐次逼近式模数转换器设计领域有独到的优势。
  • 一种优化saradc电容阵列冗余权重算法
  • [实用新型]一种用于RC时间常数校正的电路-CN202020284044.2有效
  • 罗志国;李俊;夏建宝;危长明;陈良生 - 上海胤祺集成电路有限公司
  • 2020-03-10 - 2020-08-11 - H03L1/02
  • 本实用新型公开了一种用于RC时间常数校正的电路,该电路包括:电流源I,其一端接地,另一端接至P1管的栅端和漏端、P2管的栅端、P3管的栅端;MOS管P1,其源端接电源VDD,其漏端和栅端短接后与电流源I的一端、P2管的栅端、P3管的栅端相连;MOS管P2,其源端接电源VDD,其栅端与电流源I的一端、P1管的栅端和漏端、P3管的栅端相连,其漏端与电阻R一端、带chop功能的比较器Comp的负输入端相连。本实用新型,电路利用RC充放电原理,通过带chop功能的比较器来消除比较器的输入失调,然后将比较器的输出进行分频后的信号Fp对参考时钟Fs进行计数,并将Fp每个周期内计数的结果Cx与参考值进行比较,最终通过逐次逼近的方式实现了RC时间常数的校正。
  • 一种用于rc时间常数校正电路
  • [实用新型]一种低功耗RC时间常数校正电路-CN202020284535.7有效
  • 罗志国;李俊;夏建宝;高龙辉;危长明;陈良生 - 上海胤祺集成电路有限公司
  • 2020-03-10 - 2020-08-11 - H03M1/10
  • 本实用新型公开了一种低功耗RC时间常数校正电路,该电路包括:电流源I,其一端接地,另一端接至开关S2的一端;开关S2,其一端接电流源I,另一端接开关S1的一端、P1管的栅端和漏端、P2管的栅端、P3管的栅端,S2的开与关受RN信号控制;MOS管P2,其源端接电源VDD;其栅端与开关S1的一端、开关S2的一端、P1管的栅端和漏端、P3管的栅端相连,其漏端与开关S3的一端相连。本实用新型,通过将系统主时钟CLK进行降频处理,有效地的降低了对比较器Comp的带宽要求;最终,完成校正后,通过将SAR logic产生的复位信号反馈到Nand2、S1、S2及Comp模块,实现了整体校正电路的关闭处理,实现了低功耗和避免校正电路对芯片的影响。
  • 一种功耗rc时间常数校正电路
  • [实用新型]RC振荡电路-CN201920666852.2有效
  • 李俊;杨楠;罗志国;高龙辉;夏建宝;危长明;陈良生 - 上海胤祺集成电路有限公司
  • 2019-05-10 - 2020-04-24 - H03B5/20
  • 一种RC振荡电路,包括:偏置产生电路,包括第一可变电阻、第二电阻,第二电阻的第一端接地,第二端连接至第一可变电阻的第二端,第一可变电阻第一端连接至电源电压,第一可变电阻的第一端作为高压参考电压输出端,第一可变电阻第二端作为低压参考电压输出端;电容充放电电路,包括充放电电容,充放电电容第一端接地,第二端分别通过开关连接至充电电流源和放电电流源;比较器电路,包括第一比较器、第二比较器以及逻辑控制模块根据第一比较器和第二比较器的输出信号,产生控制信号,以控制电容充放电电路周期性的充放电。上述RC振荡电路的调整精度较高,且功耗低。
  • rc振荡电路
  • [实用新型]上电复位电路-CN201720019901.4有效
  • 危长明 - 上海胤祺集成电路有限公司
  • 2017-01-09 - 2017-07-11 - H03K17/22
  • 一种上电复位电路,包括电源电压输入端,用于输入电源电压;参考电压输入端,用于输入参考电压;第一比较器,所述第一比较器的负输入端连接至所述参考电压输入端,正输入端连接至一电压钳位点,所述电压钳位点用于向第一比较器的正输入端输入一固定电压;第二比较器,所述第二比较器的正输入端连接至所述参考电压输入端,负输入端通过一分压模块连接至电源电压输入端,所述分压模块用于向第二比较器的负输入端输入电源电压的分压;或非门,所述或非门的输入端连接至第一比较器和第二比较器的输出端,用于对第一比较器和第二比较器的输出信号进行或非运算,所述或非门的输出端连接至信号输出端。上述上电复位电路具有高精准度和高可靠性。
  • 复位电路
  • [发明专利]上电复位电路-CN201710013061.5在审
  • 危长明 - 上海胤祺集成电路有限公司
  • 2017-01-09 - 2017-03-15 - H03K17/22
  • 一种上电复位电路,包括电源电压输入端,用于输入电源电压;参考电压输入端,用于输入参考电压;第一比较器,所述第一比较器的负输入端连接至所述参考电压输入端,正输入端连接至一电压钳位点,所述电压钳位点用于向第一比较器的正输入端输入一固定电压;第二比较器,所述第二比较器的正输入端连接至所述参考电压输入端,负输入端通过一分压模块连接至电源电压输入端,所述分压模块用于向第二比较器的负输入端输入电源电压的分压;或非门,所述或非门的输入端连接至第一比较器和第二比较器的输出端,用于对第一比较器和第二比较器的输出信号进行或非运算,所述或非门的输出端连接至信号输出端。上述上电复位电路具有高精准度和高可靠性。
  • 复位电路
  • [发明专利]用于可编程增益放大器的开关和可编程增益放大器-CN201610806342.1在审
  • 危长明;张彧;江立新;陈金福;杰弗里·G·巴罗 - 爱特梅尔公司
  • 2010-10-21 - 2017-02-15 - H03F3/45
  • 本发明涉及用于可编程增益放大器的开关和可编程增益放大器。可编程增益放大器PGA和用于PGA中的开关电路。所述开关电路包含第一晶体管,其具有用以接受输入信号的源极端子、用以提供输出信号的漏极端子以及栅极。电力供应器提供用于所述第一晶体管的栅极电压。所述开关电路还可包含用以将开关信号耦合到所述栅极的电路。当所述开关信号为‘低’时,所述电路针对所述输入信号的所有值将所述第一晶体管‘断开’。所述PGA包含输入级,其具有用以耦合所述输入信号的输入节点,和用以提供门信号的输出节点;以及至少一第一增益级,其包含电阻器和所述开关电路。可包含差分增益放大器以从所述增益信号提供输出电压信号。
  • 用于可编程增益放大器开关
  • [发明专利]用于可编程增益放大器的开关和可编程增益放大器-CN201080069714.8有效
  • 危长明;张彧;江立新;陈金福;杰弗里·G·巴罗 - 爱特梅尔公司
  • 2010-10-21 - 2013-07-31 - H03G3/20
  • 可编程增益放大器PGA(170)和用于PGA中的开关电路(300、400)。所述开关电路包含:第一晶体管(350-1、350-2、350-n),其具有用以接受输入信号(171)的源极端子(130-1、130-2、130-n)、用以提供输出信号的漏极端子(140-1、140-2、140-n)以及栅极(120-1、120-2、120-n)。电力供应器提供用于所述第一晶体管的栅极电压。所述开关电路还可包含用以将开关信号(100-1、100-2、100-n)耦合到所述栅极的电路。当所述开关信号为‘低’时,所述电路针对所述输入信号的所有值将所述第一晶体管‘断开’。所述PGA包含输入级,其具有用以耦合所述输入信号的输入节点,和用以提供门信号的输出节点;以及至少一第一增益级,其包含电阻器和所述开关电路。可包含差分增益放大器(160)以从所述增益信号提供输出电压信号。
  • 用于可编程增益放大器开关

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top