[发明专利]高速大摆幅信号的低抖动均值检测电路有效

专利信息
申请号: 202110591990.0 申请日: 2021-05-28
公开(公告)号: CN113328795B 公开(公告)日: 2022-08-30
发明(设计)人: 陈莹梅;郭超;马聪;范文天 申请(专利权)人: 东南大学;网络通信与安全紫金山实验室
主分类号: H04B10/073 分类号: H04B10/073
代理公司: 南京苏高专利商标事务所(普通合伙) 32204 代理人: 柏尚春
地址: 211102 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 高速 大摆幅 信号 抖动 均值 检测 电路
【权利要求书】:

1.一种高速大摆幅信号的低抖动均值检测电路,其特征在于,包括低通滤波器、摆幅调节器和减法器,所述低通滤波器的输入信号是VTIA,输出信号是VTIACM;所述摆幅调节器的输入信号是VTIA、VTIACM和VTIAdark,输出信号是VCMAC;所述减法器的输入信号是VTIA、VTIAdark和VCMAC,输出信号是VAvgLev;减法器将VTIA与VTIAdark之和减去VCMAC作为该均值检测电路的输出信号VAvgLev

其中,所述VTIA是光接收机中的前级跨阻放大器的输出信号,VTIAdark是前级辅助跨阻放大器的输出信号;当VTIA为高直流电平、小摆幅信号时,VTIAdark为高电平信号;当VTIA为低直流电平、大摆幅信号时,VTIAdark为低电平信号;

所述摆幅调节器用于放大VTIA中的交流信号,当VTIA为小摆幅信号时电路的增益大,当VTIA为大摆幅信号时电路的增益小,VCMAC由VTIAdark确定共模信号;

所述减法器用于将VTIA与VTIAdark之和减去VCMAC作为本均值检测电路的输出信号VAvgLev

所述摆幅调节器电路包括:晶体管Q1的基极接入VTIA,Q1的集电极串接电阻R2后接入VTIAdark,晶体管Q2的基极接入VTIACM,Q2的集电极串接电阻R3后接入VTIAdark,Q1和Q2的发射极接M3的漏端,

M1的栅端接入VTIAdark,M1的漏端串接电阻R1后接入VTIAdark,M1的源端连接M2的漏端和栅端,M2的源端接地,

M3的栅端连接M2的栅端,M3的源端接地,

Q3的发射极串接电流源I1后接地,Q3的集电极连接到电源VDD,Q3的基极连接到Q1的集电极,

Q4的发射极串接电流源I2后接地,Q4的发射极依次串接电阻R4和R5后接至Q3的发射极,Q4的发射极输出信号VCMAC,电阻R4和R5的中间节点接入VTIAdark,Q4的集电极连接到电源VDD,Q4的基极连接到Q2的集电极。

2.根据权利要求1所述的高速大摆幅信号的低抖动均值检测电路,其特征在于,所述输出信号VCMAC的共模信号由VTIAdark确定。

3.根据权利要求1所述的高速大摆幅信号的低抖动均值检测电路,其特征在于,所述摆幅调节器根据输入信号的大小自动调节增益,当输入信号为小摆幅信号时,电路增益大;当输入信号为大摆幅信号时,电路增益小。

4.根据权利要求1所述的高速大摆幅信号的低抖动均值检测电路,其特征在于,电路采用BiCMOS工艺实现。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学;网络通信与安全紫金山实验室,未经东南大学;网络通信与安全紫金山实验室许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202110591990.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top