[发明专利]一种基于R2R_VDAC模块的LDO电路及电子设备在审
申请号: | 202110584627.6 | 申请日: | 2021-05-27 |
公开(公告)号: | CN113311895A | 公开(公告)日: | 2021-08-27 |
发明(设计)人: | 吴霜毅 | 申请(专利权)人: | 二十一世纪(北京)微电子技术有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张影 |
地址: | 100096 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 r2r_vdac 模块 ldo 电路 电子设备 | ||
本发明提供了一种基于R2R_VDAC模块的LDO电路及电子设备,该LDO电路基于R2R_VDAC模块实现,对于N位可调范围,所用到的电阻仅为4N‑1个,相比较传统的电阻串结构的LDO所需的2N个电阻,有效节约了电阻开销,进而相应的开关数量也会大幅度降低,进而简化了版图布线难度,节约了芯片面积,降低了生产成本。
技术领域
本发明涉及集成电路技术领域,更具体地说,涉及一种基于R2R_VDAC模块的LDO电路及电子设备。
背景技术
LDO(Low Dropout Regulator,低压差线性稳压器)是一种线性稳压器,使用在其饱和区域内运行的晶体管或场效应管,从应用的输入电压中减去超额的电压,经系统负反馈环路的作用,产生经过调节的输出电压。
参考图1,图1为现有技术中一种基本的LDO电路的结构示意图,其LDO的输出电压Vout=[1+(R1/R2)*Vref],其中Vref为电压恒定的参考电压。
基于图1所示的LDO电路结构,参考图2,图2为现有技术中一种16×16行列译码型DAC结构分压电阻串的示意图,该技术是由256个电阻构成的电阻串,通过行列译码构成的DAC(Digital to Analog Converter,数模转换器)作为LDO的电阻串译码结构。
行列译码原理是基于一个16×16的矩阵,即行数为16,列数为16;首先进行行译码,即通过译码电路,选中16行中的某一行,每行对应16列;其次再对该行进行列译码;显然通过译码电路可以选中一行对应的任一个电阻。
进而通过行列译码可以选中1-256个电阻中的任何一个电阻,通过电阻分压结合图1的电阻分压原理,进而对LDO的输出电压进行调节。
但是,该技术的电路结构复杂,需要256个电阻以及512个开关结构,导致版图布线困难,芯片面积增加,进而提高了生产成本。
发明内容
有鉴于此,为解决上述问题,本发明提供一种基于R2R_VDAC模块的LDO电路及电子设备,技术方案如下:
一种基于R2R_VDAC模块的LDO电路,所述LDO电路包括:第一场效应管、运算放大器、R2R_VDAC模块以及信号处理模块;
其中,所述第一场效应管的第一电极端与电压输入端连接;所述第一场效应管的第二电极端与所述R2R_VDAC模块的第一端连接,且连接节点作为所述LDO电路的电压输出端;所述第一场效应管的栅极与所述运算放大器的输出端连接;
所述R2R_VDAC模块的第二端接地;所述R2R_VDAC模块的输出端与所述运算放大器的同相输入端连接;所述R2R_VDAC模块的控制端与所述信号处理模块的输出端连接;
所述信号处理模块用于接收预设位数的控制信号,并增加所述控制信号的位数,以生成目标控制信号;所述目标控制信号用于控制所述R2R_VDAC模块;
所述运算放大器的反相输入端用于接收参考电压。
优选的,在上述LDO电路中,所述信号处理模块包括:反相器和加法器;
其中,所述反相器用于接收所述预设位数的控制信号,并对所述控制信号取反;
所述加法器用于增加取反后控制信号的位数,生成所述目标控制信号。
优选的,在上述LDO电路中,所述控制信号的位数为2位或4位或8位。
优选的,在上述LDO电路中,所述控制信号增加的位数为1位-2位。
优选的,在上述LDO电路中,所述第一场效应管为P型场效应管。
优选的,在上述LDO电路中,所述LDO电路还包括:驱动缓冲模块;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于二十一世纪(北京)微电子技术有限公司,未经二十一世纪(北京)微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110584627.6/2.html,转载请声明来源钻瓜专利网。