[发明专利]用于仿真逻辑系统设计的方法、仿真器及可读存储介质有效
申请号: | 202110307232.1 | 申请日: | 2021-03-23 |
公开(公告)号: | CN113065302B | 公开(公告)日: | 2023-03-17 |
发明(设计)人: | 范嘉隽 | 申请(专利权)人: | 芯华章科技股份有限公司 |
主分类号: | G06F30/3308 | 分类号: | G06F30/3308 |
代理公司: | 上海知锦知识产权代理事务所(特殊普通合伙) 31327 | 代理人: | 汤陈龙 |
地址: | 211500 江苏省南京市中国(江苏)*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 仿真 逻辑 系统 设计 方法 仿真器 可读 存储 介质 | ||
本公开提供一种用于仿真逻辑系统设计的方法、仿真器及可读存储介质,该方法包括:获取逻辑系统设计仿真过程中采样的函数堆栈,该函数堆栈包括多个函数,该多个函数包括第一函数、第二函数和第三函数,该函数堆栈中多个函数的第一触发关系包括由第一函数触发第二函数、以及由第二函数触发第三函数;根据与第二函数关联的第四函数,确定第二触发关系,第二触发关系包括由第一函数触发第四函数、以及由第四函数触发第三函数;根据第二触发关系生成由第一函数、第四函数和第三函数映射产生的第一事件传播链。本公开能够准确的确定事件传播链,该事件传播链可表达逻辑系统设计仿真过程中事件之间的触发关系,为优化、调试逻辑系统设计提供参考依据。
技术领域
本公开涉及逻辑系统设计技术领域,尤其涉及一种用于仿真逻辑系统设计的方法、仿真器及可读存储介质。
背景技术
逻辑系统设计是指用于ASIC(Application Specific Integrated Circuit,专用集成电路)、SOC(System-On-Chip,片上系统芯片)等电路的设计。逻辑系统设计一般通过专门的HDL(Hardware Description Language,硬件描述语言)来完成。利用HDL可逐层具体化描述逻辑系统设计,使得逻辑系统设计复杂的电路结构可使用一系列分层次的模块来表示。
逻辑系统设计需要使用仿真器进行仿真(Emulator)。当前主流的仿真器几乎都是基于事件(Event)的仿真。因此在仿真过程中,如何准确的确定事件之间的关系,成为了本领域技术人员需要解决的问题。
发明内容
有鉴于此,本公开提出了一种用于仿真逻辑系统设计的方法、仿真器及可读存储介质,以准确的确定事件传播链。该事件传播链可表达仿真过程中事件之间的触发关系,从而为优化、调试逻辑系统设计提供参考依据。
为实现上述目的,本公开提供如下技术方案。
本公开第一方面,提供了一种用于仿真逻辑系统设计的方法,包括:
获取逻辑系统设计仿真过程中采样的函数堆栈,所述函数堆栈包括多个函数,所述多个函数包括第一函数、第二函数和第三函数,所述函数堆栈中多个函数的第一触发关系包括由所述第一函数触发第二函数、以及由所述第二函数触发第三函数;
根据与所述第二函数关联的第四函数,确定第二触发关系,所述第二触发关系包括由所述第一函数触发第四函数、以及由所述第四函数触发第三函数;
根据所述第二触发关系生成由所述第一函数、第四函数和第三函数映射产生的第一事件传播链。
本公开第二方面,提供了一种用于仿真逻辑系统设计的仿真器,包括:
接口单元,用于连接到主机;
存储器,用于存储至少一组指令;以及
处理器,配置为执行所述指令以进行如上述第一方面所述的方法。
本公开第三方面,提供了一种可读存储介质,所述可读存储介质存储电子装置的至少一组指令,该组指令用于使所述电子装置执行第一方面所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芯华章科技股份有限公司,未经芯华章科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110307232.1/2.html,转载请声明来源钻瓜专利网。