[发明专利]一种基于独立母线交直交变流器模块并联拓扑结构在审
申请号: | 201711486570.6 | 申请日: | 2017-12-29 |
公开(公告)号: | CN108233727A | 公开(公告)日: | 2018-06-29 |
发明(设计)人: | 陈海彬;侯立军;张新强;赵家欣;问虎龙 | 申请(专利权)人: | 天津瑞能电气有限公司 |
主分类号: | H02M5/458 | 分类号: | H02M5/458;H02M7/23;H02M7/493 |
代理公司: | 天津滨海科纬知识产权代理有限公司 12211 | 代理人: | 杨慧玲 |
地址: | 300385 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 子变流器 交直交变流器 控制器 独立母线 模块并联 拓扑结构 交流输出滤波器 交流输入滤波器 滤波器 模块化生产 输出端连接 输出滤波器 输入端连接 时钟基准 时钟同步 输入连接 拓扑方式 系统容量 交流端 硬接线 并联 输出 交流 保证 | ||
1.一种基于独立母线交直交变流器模块并联拓扑结构,其特征在于:包括若干个结构相同的子变流器模块,所述子变流器模块包括PWM整流器和PWM逆变器,在所述PWM整流器的输入端连接有交流输入滤波器,在所述PWM逆变器的输出端连接有交流输出滤波器,所述PWM整流器的输出端与PWM逆变器的输入端相连,在所述PWM整流器和PWM逆变器之间设有滤波电容,各个子变流器模块通过PWM整流器的滤波器交流输入端连接在一起,各个子变流器模块中PWM逆变器的输出滤波器的交流端连接在一起,各个子变流器模块的直流侧相互独立,每个子变流器模块均分别由一个控制器来控制,各控制器之间采用硬接线作为时钟同步线,保证每个控制器的输出PWM的时钟基准同步。
2.根据权利要求1所述的一种基于独立母线交直交变流器模块并联拓扑结构,其特征在于:所述控制器包括DSP、FPGA、时钟对时模块、用于采集PWM整流器输入电压和输入电流的采集和AD转换电路、用于采集PWM逆变器输出电压和输出电流的采集和AD转换电路、用于采集输出直流母线电压的采集和AD转换电路;控制器将采集到的PWM整流器输入电压和输入电流以及输出直流母线电压输入到DSP中,经过PWM整流控制算法得到输出电压控制目标值,根据输出电压控制目标值由FPGA生产PWM波,输出到PWM整流器完成直流母线电压的控制;控制器将采集到的PWM逆变器的输出电压和输出电流输入到DSP中,经过电机控制算法生产输出电压控制目标值,根据输出电压控制目标值由FPGA生产PWM波,输出到PWM逆变器完成电机的转速和转矩的控制;各个控制器的时钟对时模块通过同步线来完成控制器之间的时钟对时工作,保证控制器的时钟脉冲同步。
3.根据权利要求1或2所述的一种基于独立母线交直交变流器模块并联拓扑结构,其特征在于:所述交流输入滤波器和交流输出滤波器均为滤波电感。
4.根据权利要求2所述的一种基于独立母线交直交变流器模块并联拓扑结构,其特征在于:所述同步线为硬接线,各个子变流器模块的控制器采用硬接线作为时钟同步线,用于保证各个控制器的输出PWM的时钟基准同步。
5.根据权利要求1所述的一种基于独立母线交直交变流器模块并联拓扑结构,其特征在于:所述DSP芯片为TI公司生产的TMS320F2837XD系列的双核DSP。
6.根据权利要求1所述的一种基于独立母线交直交变流器模块并联拓扑结构,其特征在于:所述FPGA芯片为Altera公司生产的Cyclone IV系列的FPGA。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津瑞能电气有限公司,未经天津瑞能电气有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711486570.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种家用电器的专用安全型电源
- 下一篇:水电连接器和电力机车