[发明专利]基于异构多核架构的通用化软硬件平台有效
申请号: | 201711041804.6 | 申请日: | 2017-10-27 |
公开(公告)号: | CN107679009B | 公开(公告)日: | 2020-12-22 |
发明(设计)人: | 朱海锋;吴敏;朱会柱;王涛;李骏;刘龑;赵阳;罗珊 | 申请(专利权)人: | 中国航空无线电电子研究所 |
主分类号: | G06F15/173 | 分类号: | G06F15/173 |
代理公司: | 上海和跃知识产权代理事务所(普通合伙) 31239 | 代理人: | 杨慧 |
地址: | 200233 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 多核 架构 通用 软硬件 平台 | ||
1.一种基于异构多核架构的通用化软硬件平台,包含异构硬件平台、中间层CORBA模块和应用程序模块,其特征在于:
所述异构硬件平台包含由GPP组成的第一硬件平台、由ARM与DSP组成的第二硬件平台、由ARM与FPGA组成的第三硬件平台;
所述应用程序模块分别运行在第一硬件平台、第二硬件平台和第三硬件平台,完成各自的波形数据处理;
所述中间层CORBA模块分别运行在第一硬件平台、第二硬件平台和第三硬件平台,形成通用的硬件驱动接口使波形数据在第一硬件平台、第二硬件平台和第三硬件之间逻辑交互;
其中,在第二硬件平台上,应用程序模块运行在DSP上,中间层CORBA模块运行在ARM上,DSP与ARM之间通过内存映射与EDMA传输完成波形数据的内部交互,第二硬件平台与第一硬件平台、第三硬件平台之间的波形数据交互通过ARM来实现;
在第三硬件平台上,应用程序模块运行在FPGA上,中间层CORBA模块运行在ARM上,FPGA与ARM之间通过挂载在FPGA与ARM的AXI总线的DMA共享内存来实现波形数据的内部交互,第三硬件平台与第一硬件平台、第二硬件平台之间的波形数据交互通过ARM来实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空无线电电子研究所,未经中国航空无线电电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711041804.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种香猪养殖用饲料
- 下一篇:一种基于对称密码的群组密钥协商方法