[发明专利]一种拼接屏同步视频监控方法在审
申请号: | 201710264912.3 | 申请日: | 2017-04-21 |
公开(公告)号: | CN107172319A | 公开(公告)日: | 2017-09-15 |
发明(设计)人: | 周涛;方磊 | 申请(专利权)人: | 安徽森度科技有限公司 |
主分类号: | H04N5/04 | 分类号: | H04N5/04;H04N5/268;H04N7/18;G06F3/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230000 安徽省合肥市庐*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 拼接 同步 视频 监控 方法 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种拼接屏同步视频监控方法。
背景技术
拼接屏是一个完整的液晶拼接显示单元,既能单独作为显示器使用,又可以以液晶拼接成超大屏幕使用。根据不同使用需求,实现可变大也可变小的百变大屏功能:单屏分割显示、单屏单独显示、任意组合显示、全屏液晶拼接、竖屏显示,图像边框可选补偿或遮盖。
在进行视频监控系统中,拼接屏可进行单个画面的显示,也可以进行整体画面的显示,因拼接屏需要显示监控画面又要进行视频整合,因此常常会遇到整体画面显示时,各显示单元的显示不同步,以及显示不及时、导致画面卡顿、丢失的情况发生。
发明内容
本发明实施例提供的一种拼接屏同步视频监控方法,为了解决背景技术中存在的问题,本发明技术方案如下:
一种拼接屏同步视频监控方法,包括:
配置模数转换芯片输出格式为interlace VGA,按奇偶场输出;
配置主MCU接收端输入格式为 VGA;
在模数转换芯片VSYNC与主MCU VSYNC之间串入起合并奇场VSYNC、偶场VSYNC作用的芯片,所述芯片为单稳态触发器或D触发器加一个与门;
主MCU接收到整帧视频数据后对其进行交换;
采用三色LED灯对液晶屏之间的缝隙进行填充;
对选定显示单元显卡的每个输出端口写入相同的EDID数据;
对显卡的每个输出端口按照拼接屏的显示单元和缝隙填充的三色LED灯进行编号;
将编号后的显卡输出的显示信号和三色LED灯通过纯硬件工作站进行单一逻辑屏的显示;
主MCU将接收到的数据同步分配给各显示单元的显卡。
本发明方法对选定的显卡的每个输出端口写入相同的EDID数据,对显卡的每个输出端口按照拼接屏的显示单元进行编号,解决显卡之间出现显示不同步的技术问题,使主MCU可以单次接收完整幅画面的视频数据,实现拼接屏各显示单元的同步视频显示,不会出现画面卡顿、丢失的情况。
具体实施方式
本发明实施例提供的一种拼接屏同步视频监控方法,其方案如下:
一种拼接屏同步视频监控方法,包括:
配置模数转换芯片输出格式为interlace VGA,按奇偶场输出;
配置主MCU接收端输入格式为 VGA;
在模数转换芯片VSYNC与主MCU VSYNC之间串入起合并奇场VSYNC、偶场VSYNC作用的芯片,所述芯片为单稳态触发器或D触发器加一个与门;
主MCU接收到整帧视频数据后对其进行交换;
采用三色LED灯对液晶屏之间的缝隙进行填充;
对选定显示单元显卡的每个输出端口写入相同的EDID数据;
对显卡的每个输出端口按照拼接屏的显示单元和缝隙填充的三色LED灯进行编号;
将编号后的显卡输出的显示信号和三色LED灯通过纯硬件工作站进行单一逻辑屏的显示;
主MCU将接收到的数据同步分配给各显示单元的显卡。
本发明方法对选定的显卡的每个输出端口写入相同的EDID数据,对显卡的每个输出端口按照拼接屏的显示单元进行编号,解决显卡之间出现显示不同步的技术问题,使主MCU可以单次接收完整幅画面的视频数据,实现拼接屏各显示单元的同步视频显示,不会出现画面卡顿、丢失的情况。
最后应说明的是:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽森度科技有限公司,未经安徽森度科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710264912.3/2.html,转载请声明来源钻瓜专利网。