[发明专利]模拟数字转换器及用于模拟数字转换器的输入缓冲器有效
申请号: | 201611010454.2 | 申请日: | 2016-11-17 |
公开(公告)号: | CN107017883B | 公开(公告)日: | 2020-11-13 |
发明(设计)人: | 蔡志厚;林英儒 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03M1/00 | 分类号: | H03M1/00;H03M1/46 |
代理公司: | 北京市万慧达律师事务所 11111 | 代理人: | 白华胜;王蕊 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 模拟 数字 转换器 用于 输入 缓冲器 | ||
1.一种用于模拟数字转换器ADC的输入缓冲器,包括:
接收电路,耦接在电源电压和该ADC的取样保持电路之间,用于接收模拟输入信号并生成缓冲模拟信号;以及
阻抗电路,耦接到该接收电路,用于选择性地提供可变阻抗;
其中,当该ADC的该取样保持电路操作在采样阶段时,该阻抗电路提供小阻抗,当该ADC的该取样保持电路操作在保持阶段时,该阻抗电路提供大阻抗,以降低该ADC的功耗。
2.根据权利要求1所述的输入缓冲器,其特征在于,该阻抗电路包括:
电阻电路,耦接到该接收电路;
第一开关电路,并联耦接到该电阻电路,
其中,当该ADC的该取样保持电路操作在该采样阶段时该第一开关电路导通,当该ADC的该取样保持电路操作在该保持阶段时该第一开关电路关断。
3.根据权利要求1所述的输入缓冲器,其特征在于,该阻抗电路包括可变电阻器。
4.根据权利要求1所述的输入缓冲器,其特征在于,该输入缓冲器进一步包括:
偏置电路,耦接到该阻抗电路和该接收电路,用于响应于该阻抗电路的可变阻抗从该接收电路汲取电流。
5.根据权利要求4所述的输入缓冲器,其特征在于,该偏置电路包括:
电流源,耦接到该电源电压;
第一晶体管,与该电流源串联耦接;以及
第二晶体管,耦接到该接收电路和该阻抗电路之间,该第二晶体管的栅极耦接到该电流源和该第一晶体管的栅极。
6.根据权利要求1所述的输入缓冲器,其特征在于,该ADC的该取样保持电路包括:
电容器,耦接到该接收电路;以及
第二开关电路,耦接到该电容器和该接收电路之间;
其中当该ADC的该取样保持电路操作在该采样阶段时,该第二开关电路导通,并且与来自该接收电路的该缓冲模拟信号相对应的电压经由该第二开关电路被存储在该电容器中;
其中当该ADC的该取样保持电路操作在该保持阶段时,该第二开关电路关断。
7.一种模拟数字转换器ADC,用于将模拟输入信号转换为数字输出信号,该ADC包括:
输入缓冲器,用于接收模拟输入信号以提供缓冲模拟信号;以及
逐次逼近寄存器ADC,包括:
取样保持电路,耦接到该输入缓冲器并产生经采样的模拟信号,用于在采样阶段对该缓冲模拟信号进行采样并且在保持阶段保持该经采样的模拟信号;
数模转换器,用于在比较阶段根据多个控制信号和参考电压提供中间模拟信号;
比较器,用于根据该中间模拟信号和该经采样的模拟信号提供比较结果;以及
逐次逼近寄存器逻辑,用于根据该比较结果提供该数字输出信号和该多个控制信号,
其中该输入缓冲器包括:
接收电路,耦接在电源电压和该逐次逼近寄存器ADC的该取样保持电路之间,用于接收该模拟输入信号并生成该缓冲模拟信号;以及
第一阻抗电路,耦接到该接收电路,用于选择性地提供第一可变阻抗;
其中,在该采样阶段该第一阻抗电路提供小阻抗,在该保持阶段该第一阻抗电路提供大阻抗,以降低该逐次逼近寄存器ADC的功耗。
8.根据权利要求7所述的ADC,其特征在于,该第一阻抗电路包括:
第一电阻电路,耦接到该接收电路;以及
第一开关电路,并联耦接到该接收电路,
其中在该采样阶段该第一开关电路导通,在该保持阶段该第一开关电路关断。
9.根据权利要求7所述的ADC,其特征在于,该第一阻抗电路包括可变电阻器。
10.根据权利要求7所述的ADC,其特征在于,该输入缓冲器进一步包括:
偏置电路,耦接到该第一阻抗电路和该接收电路,用于响应于该第一阻抗电路的该第一可变阻抗从该接收电路汲取电流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611010454.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种视频采集控制方法及装置
- 下一篇:声音识别监控记录方法及装置