[发明专利]实现相位锁定功能的电路无效
申请号: | 201310365600.3 | 申请日: | 2013-08-21 |
公开(公告)号: | CN103427832A | 公开(公告)日: | 2013-12-04 |
发明(设计)人: | 胡钢;邱昆 | 申请(专利权)人: | 成都成电光信科技有限责任公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 谢敏 |
地址: | 610000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 实现 相位 锁定 功能 电路 | ||
技术领域
本发明涉及时钟电路,具体涉及实现相位锁定功能的电路。
背景技术
时钟电路一般由晶体振荡器、晶震控制芯片和电容组成。时钟电路应用十分广泛,如电脑的时钟电路、电子表的时钟电路以及MP3MP4的时钟电路。时钟电路产生象时钟一样准确的振荡电路,让任何工作都按时间顺序。用于捕获、过滤和储存FC网络数据,为实时显示、数据回放和数据分析的FC网络监控卡中也需要用到时钟电路,来实现对紧急消息、周期消息、事件消息、大数据块消息和网络管理消息的准确收集和存储。FC网络仿真卡用于模拟FC网络终端设备的网络接口,具有支持仿真终端系统设备管理、数据通信、网络管理和时钟同步的功能。双端口仿真卡具有一块板卡支持两个独立的数据通信端口,可同时模拟两个终端设备的特性。可见FC网络仿真卡的正常运行有着非常重要的意义,而FC网络仿真卡上的时钟电路存在信号微弱的情况,信号稳定性差,不利于后期的数据通信。
发明内容
本发明克服了现有技术的不足,提供实现相位锁定功能的电路,采用锁相环芯片对时钟信号进行锁相放大,保证时钟信号的稳定性。
为解决上述的技术问题,本发明采用以下技术方案:实现相位锁定功能的电路,包括中央处理器、锁相环芯片、电平位移电路、第一参考时钟芯片、第二参考时钟芯片和现场可编程门阵列FPGA,所述的锁相环芯片、第二参考时钟芯片和现场可编程门阵列FPGA均与中央处理器连接;所述的第一参考时钟芯片连接电平位移电路;所述的电平位移电路还连接锁相环芯片。
所述的现场可编程门阵列FPGA上连接数据缓冲存储器FLASH和静态随机存储器SRAM。
所述的现场可编程门阵列FPGA上连接光收发模块和PCI-EXPRESS X4接口。
所述的光收发模块的型号为FTRJ-8519-1-2.5。
所述的现场可编程门阵列FPGA的型号为XC5VLX110T。
所述的锁相环芯片的型号为CC4046。
与现有技术相比,本发明的有益效果是:
1、本发明采用锁相环芯片对时钟信号进行锁相放大,传输的时钟信号更清晰,保证时钟信号的稳定性,数据通信更准确,参考价值高。
2、本发明采用的锁相环芯片的型号为CC4046,能够完成对两个电信号相位的自动控制,实现电信号的稳定传输,该芯片价格便宜,实用性强。
附图说明
图1为本发明的原理图。
具体实施方式
下面结合附图对本发明作进一步阐述,本发明的实施例不限于此。
实施例:
如图1所示,本发明包括中央处理器、锁相环芯片、电平位移电路、第一参考时钟芯片、第二参考时钟芯片和现场可编程门阵列FPGA,现场可编程门阵列FPGA上连接数据缓冲存储器FLASH和静态随机存储器SRAM,现场可编程门阵列FPGA上连接光收发模块和PCI-EXPRESS X4接口。本实施例的锁相环芯片、第二参考时钟芯片和现场可编程门阵列FPGA均与中央处理器连接;其中的第一参考时钟芯片连接电平位移电路;其中的电平位移电路还连接锁相环芯片。本实施例的光收发模块的型号为FTRJ-8519-1-2.5,现场可编程门阵列FPGA的型号为XC5VLX110T,锁相环芯片的型号为CC4046,第一参考时钟芯片的型号为MAX DS4106,第二参考时钟芯片的型号为MAX DS4212,中央处理器的型号为ARMCORTEX M3。
锁相环芯片对时钟信号进行锁相放大,保证时钟信号的稳定性,可以采用电平位移电路对时钟芯片的电平进行处理,以适应锁相环的输入要求,数据通信更准确。
如上所述便可实现该发明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都成电光信科技有限责任公司,未经成都成电光信科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310365600.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于油气管道伴热新型电磁加热装置
- 下一篇:基于DS4212的时钟电路