[发明专利]采用滚动输出模式的高速雷达视频显示处理方法有效
申请号: | 201310275964.2 | 申请日: | 2013-07-03 |
公开(公告)号: | CN103327269A | 公开(公告)日: | 2013-09-25 |
发明(设计)人: | 邢永昌;朱向云 | 申请(专利权)人: | 中国船舶重工集团公司第七二四研究所 |
主分类号: | H04N5/445 | 分类号: | H04N5/445;H04N7/01 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 210003 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 采用 滚动 输出 模式 高速 雷达 视频 显示 处理 方法 | ||
1.一种采用滚动输出模式实现雷达视频显示处理方法,其特征在于,包括如下步骤:
1)采用具有高速读写特征的SRAM作为雷达视频的处理缓存;
2)针对每个雷达视频显示窗口设计两个FIFO,每个FIFO的容量不小于存储1行雷达视频数据;
3)以FPGA处理雷达视频的时序选择SRAM可读时间片把雷达视频数据滚动写入两个FIFO中;
4)以显示器视频行输出频率,根据FIFO读写标志分别读取视频行输出雷达视频数据;
5)把读取的各个相关视口对应行雷达视频数据,对接组合形成完整的雷达视频行;
6)与二次视频的该行视频数据叠加,输出叠加后的综合视频到显示器;
7)循环7)、4)、5)和6)步完成综合视频流的输出到显示器,并形成流畅的视频画面。
2.一种根据权利要求1所述的采用滚动输出模式实现雷达视频显示处理方法,其特征在于,所述步骤3)包括如下步骤:
3-1)判断当前视口配置的两个FIFO中的读写标志,选择其中可写的FIFO;
3-2)根据FPGA的时序,选择SRAM为可读的时间片,读取雷达视频数据,并写入对应的FIFO中,本视口中当前行雷达视频数据输出完毕后把该FIFO置为可读;
3-3)检测第二个FIFO是否为可写状态,如果为可写,据FPGA的时序,选择SRAM可写时间片,把当前的视频数据输出到该FIFO中,本视口中当前行雷达视频数据输出完毕后把该FIFO置为可读;
如果为不可写,等待该FIFO为可写,然后执行3-3)步骤。
3.一种根据权利要求2所述的采用滚动输出模式实现雷达视频显示处理方法,其特征在于,所述步骤3-2)包括如下特点:从SRAM读取视频数据的时机选择FPGA完成处理重频脉冲、扫描转换和多通道雷达视频叠加的任务,且存储该处理结果的SRAM区域为的可读时,把处理完成的雷达视频以字段为单位从SRAM中读出,其中每次读出不一定能够读取完整的一行雷达视频数据,然后入当前雷达视口中对应的读写标志为可写的FIFO存储器中。
4.一种根据权利要求2所述的采用滚动输出模式实现雷达视频显示处理方法,其特征在于,所述步骤3-2)包括如下特征:从SRAM中读出并写入FIFO中的数据,该操作往往需要一次以上才能完成该视口中完整的一行雷达视频数据的输出,且该操作的时间间隔并不均匀。
5.一种根据权利要求2所述的采用滚动输出模式实现雷达视频显示处理方法,其特征在于,所述步骤3-3)包括如下特征:其中每次从FIFO中读出一定是完整的一行雷达视频数据,并且每次读取的时间间隔是均匀的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七二四研究所,未经中国船舶重工集团公司第七二四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310275964.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于建筑工地监控系统
- 下一篇:基于超高速USB的雷达数据采集装置