[实用新型]一种数字下变频器有效
申请号: | 201220234017.X | 申请日: | 2012-05-23 |
公开(公告)号: | CN202634366U | 公开(公告)日: | 2012-12-26 |
发明(设计)人: | 文必洋;王思超;颜志升;田应伟;姜大鹏;李珂;谭剑;王冠;金丽洁 | 申请(专利权)人: | 武汉大学 |
主分类号: | H03D7/16 | 分类号: | H03D7/16 |
代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 | 代理人: | 薛玲;肖明洲 |
地址: | 430072 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数字 变频器 | ||
技术领域
本实用新型属于通信技术领域,特别涉及一种数字下变频器。
背景技术
目前的数字下变频器大多结构复杂,电路连接繁琐,因而可靠性低,尤其是用于雷达系统的数字下变频器,需要更高的可靠性;且现有数字下变频器中的乘法器容易出现端口位宽超过18bit而无法运算的问题。
实用新型内容
针对背景技术存在的问题,本实用新型提供一种数字下变频器。
为解决上述技术问题,本实用新型采用如下技术方案。
一种数字下变频器,包括依次相连的混频器、CIC抽取器、FIR滤波器;CIC抽取器包括依次相连的输入模块、积分器模块、抽取器模块、差分器模块、输出模块;FIR滤波器包括输入模块、乘法器模块、累加器模块、抽取器模块、输出模块。
所述的乘法器模块包括两个级联的18bit×18bit乘法器。
与现有技术相比,本实用新型具有结构简单、可靠性高的特点,且其利用两个18bit×18bit乘法器级联构造出31bit×16bit的乘法器,解决了一个端口位宽超过18bit时无法运算的问题,实用性强。
附图说明
图1是本实用新型的结构简图。
图2是本实用新型中混频器的原理图。
图3是本实用新型中CIC抽取器的结构简图。
图4是本实用新型中FIR滤波器的结构简图。
图5是本实用新型FIR滤波器中乘法器的原理图。
具体实施方式
下面结合附图所示的实施例对本实用新型作进一步说明。
如附图所示,本实用新型包括依次相连的混频器、CIC抽取器、FIR滤波器;CIC抽取器包括依次相连的输入模块、积分器模块、抽取器模块、差分器模块、输出模块;FIR滤波器包括输入模块、乘法器模块、累加器模块、抽取器模块、输出模块;乘法器模块包括两个级联的18bit×18bit乘法器。
使用时,本实用新型的输入信号及技术指标是:中频信号是中心频率为21.4MHz的窄带信号,带通采样率为160kHz,每通道每帧输入点数为70k(70×1024);总抽取倍数为224,每通道每帧输出点数为256;本实用新型的截止频率为180Hz,通带平坦度小于1.2dB,阻带衰减大于60dB;混频器正余弦信号的中心频率、采样率均与中频信号相同;CIC抽取器的抽取倍数为112,级数为3,延时因子为1;FIR滤波器的抽取倍数为2,阶数为127。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220234017.X/2.html,转载请声明来源钻瓜专利网。