专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果898796个,建议您升级VIP下载更多相关专利
  • [发明专利]一种数据碎片化处理的硬件结构-CN202310082421.2在审
  • 许伟明;陈智德;贾权;武俊强 - 国芯科技(广州)有限公司
  • 2023-02-03 - 2023-06-06 - G06F13/38
  • 本发明包括核心处理器、接口仲裁模块、共用存储内存以及应用块,每个应用块包括应用模块和独立存储内存。核心处理器主接口、应用模块主接口和从接口接口仲裁模块从接口、独立存储内存接口接系统总线;应用模块与独立存储内存连接,接口仲裁模块与共用存储内存连接。核心处理器可以直接访问应用模块和接口仲裁模块;应用模块可以直接访问接口仲裁模块,核心处理器和应用模块可以间接访问共用存储内存;核心处理器与独立存储内存间为预留数据通道。预留数据通道打开时,核心处理器直接访问独立存储内存,否则间接访问独立存储内存。本发明能提高应用模块的运行效率,减少等待共用存储内存响应时间。
  • 一种数据碎片处理硬件结构
  • [发明专利]一种内存访问仲裁装置和方法-CN200610145941.X无效
  • 李晓强 - 北京中星微电子有限公司
  • 2006-11-28 - 2007-04-25 - G06F13/18
  • 本发明公开了一种内存访问仲裁装置,包括:内存访问仲裁模块、访问打断控制模块和内存接口控制模块。本发明还公开了一种内存访问仲裁方法,包括如下步骤:A、硬件模块通过总线接口提交带有优先级信息的读/写访问请求;B、根据所述优先级信息以及优先级表,判断是否允许所述读/写访问请求访问内存,若是执行步骤C,否则使所述总线接口处于等待状态并转至步骤A;C、根据所述读/写访问请求对内存进行相应的读/写操作。本发明方案可以使具有较高优先级的任务及时访问内存,提高硬件模块的响应速度。
  • 一种内存访问仲裁装置方法
  • [发明专利]获取内存信息的方法、装置、设备及计算机可读存储介质-CN202011104516.2有效
  • 刘锡伟 - 浪潮商用机器有限公司
  • 2020-10-15 - 2022-09-13 - H04L67/51
  • 本发明公开了一种获取内存信息的方法,基板管理控制器BMC在接收到内存信息后,将内存信息存入D‑Bus服务,当接收到请求端自网页访问接口内存信息获取请求后,调用D‑Bus服务获取与内存信息获取请求对应的内存信息,并将与内存信息获取请求对应的内存信息封装为网页访问接口的协议格式后得到响应数据包后,将响应数据包通过网页访问接口发送至请求端,从而弥补了现有技术中通过网页访问接口获取内存信息的空白,完善了通过访问D‑Bus服务获取内存信息的流程,方便了用户获取服务器的内存信息的操作。本发明还公开了一种获取内存信息的装置、设备及计算机可读存储介质,具有上述有益效果。
  • 获取内存信息方法装置设备计算机可读存储介质
  • [发明专利]实现PCIe接口转CF卡接口的FPGA芯片及方法-CN201510599657.9有效
  • 陶程;谢振新;梁元涛 - 烽火通信科技股份有限公司
  • 2015-09-18 - 2018-03-20 - G06F13/38
  • 实现PCIe接口转CF卡接口的FPGA芯片及方法,涉及PCIe接口转CF卡接口领域,包括PCIe IP核模块、适配模块、直接内存访问模块、CF卡接口协议模块和控制寄存器,对于PIO类指令,控制寄存器控制CF卡接口协议模块,将指令内容组成相应的CF卡接口指令时序;对于Ultra直接内存访问类指令,通过控制寄存器控制直接内存访问模块,设置最大总线突发传输长度、CPU侧存储地址和本次传输数据长度,直接内存访问模块等待CF卡接口协议模块给出的数据/空间准备好的请求,控制寄存器控制CF卡接口协议模块发送Ultra直接内存访问传输指令;本发明能够适用不同使用场景的不同需求,灵活性高。
  • 实现pcie接口cffpga芯片方法
  • [实用新型]一种总线型驱动器端口-CN201520924326.3有效
  • 文长明;文可 - 中工科安科技有限公司;文长明;文可
  • 2015-11-18 - 2016-03-16 - H04L12/28
  • 驱动器端口包括4~6个媒体经网络接口、4~6个网络变压器、4~6个物理接口收发器、4~6个介质独立接口、物理层控制器、数据链路层电路。数据链路层电路包括4~6个MAC模块、4~6个媒体访问本地内存、通道内存切换开关、媒体访问共享内存、控制寄存器、地址译码器、端口控制器。每个媒体经网络接口依次连接相应的网络变压器、物理接口收发器、介质独立接口再到MAC模块。每一个MAC模块连接一个媒体访问本地内存。媒体访问共享内存通过通道内存切换开关选择性连接其中一个媒体访问本地内存。端口控制器与每个MAC模块、通道内存切换开关、控制寄存器、地址译码器均连接。
  • 一种线型驱动器端口
  • [发明专利]测试访存有效带宽的装置及方法-CN201710978643.7有效
  • 纪奎;刘立;窦晓光;王晖 - 曙光信息产业(北京)有限公司
  • 2017-10-19 - 2020-09-25 - G06F11/22
  • 所述装置包括PCIe控制器、内存写引擎模块、内存读引擎模块和内存控制器,PCIe控制器通过PCIe接口与主机连接;主机用于向所述装置下发控制指令和读取计数指令,启动和停止进而计算出访存有效带宽;PCIe控制器用于解析与主机的PCIe接口时序,提取主机发送过来的PCIe事务层报文,解析出其中的读写请求并译码发送到对应的模块;内存写引擎模块用于根据访问方式和访问空间发起内存写请求,组织与内存控制器接口信号数据格式和时序要求;内存读引擎模块用于根据访问方式和访问空间发起内存读请求,组织与内存控制器接口信号时序要求和等待内存控制器返回的数据信号;内存控制器用于为用户侧提供至少四套读写访问接口
  • 测试有效带宽装置方法
  • [发明专利]一种总线型驱动器端口及其控制方法-CN201510799783.9有效
  • 文长明;文可 - 中工科安科技有限公司;文长明;文可
  • 2015-11-18 - 2018-11-30 - H04L12/28
  • 驱动器端口包括4~6个媒体经网络接口、4~6个网络变压器、4~6个物理接口收发器、4~6个介质独立接口、物理层控制器、数据链路层电路。数据链路层电路包括4~6个MAC模块、4~6个媒体访问本地内存、通道内存切换开关、媒体访问共享内存、控制寄存器、地址译码器、端口控制器。每个媒体经网络接口依次连接相应的网络变压器、物理接口收发器、介质独立接口再到MAC模块。每一个MAC模块连接一个媒体访问本地内存。媒体访问共享内存通过通道内存切换开关选择性连接其中一个媒体访问本地内存。本发明还公开所述驱动器端口的控制方法。
  • 一种线型驱动器端口及其控制方法
  • [发明专利]一种共享内存访问方法、装置、设备和存储介质-CN202210367614.8有效
  • 张朝鹏 - 科东(广州)软件科技有限公司
  • 2022-04-08 - 2023-03-31 - G06F9/455
  • 本发明实施例公开了一种共享内存访问方法,包括:将指定的真实物理内存地址配置为预留真实物理内存地址,预留真实物理内存地址对应预留内存区域;创建虚拟机时,构建每个虚拟机所对应的扩展页表;向各虚拟机提供访问预留内存区域的标准接口;当接收到虚拟机侧调用标准接口发起的共享内存访问请求时,根据扩展页表中的对应关系访问预留内存区域。通过配置多个虚拟机所共用的一个固定区域作为共享真实物理内存地址,并提供所对应的标准接口,从而不同虚拟机中的进程,即使运行在不同的操作系统上,也可以根据所提供的标准接口,实现对位于固定区域的共享内存进行访问
  • 一种共享内存访问方法装置设备存储介质
  • [发明专利]反射内存卡的内存访问装置及方法-CN201510054613.8有效
  • 魏长安;赵嘉宇;许永辉;孙超;姜守达 - 哈尔滨工业大学
  • 2015-02-02 - 2017-06-13 - G06F12/02
  • 反射内存卡的内存访问装置及方法,属于反射内存领域。本发明为了解决现有的反射内存卡在研究和应用方面受到严重限制的问题,也是为了满足国内对反射内存相关产品的需求。本发明通过串行通讯接口模块、PCI接口模块、反射内存模块和光纤接口模块之间的数据传输,实现了反射内存卡的反射内存访问装置。反射内存模块包括DDR2存储器和FPGA模块;光纤接口模块包括数据转换模块和光纤收发模块。其中FPGA模块为本发明的创新之处。通过对内存写处理模块、内存读处理模块、读写时序逻辑模块、DDR控制器、初始化模块和刷新计数器的构建,完成了FPGA模块的设计,对内存写处理模块和内存读处理模块的进一步搭建,完成了整个反射内存访问装置的搭建本发明适用于内存访问
  • 反射内存访问装置方法
  • [发明专利]一种分布式HLR内存数据库的实现方法-CN200510137459.7无效
  • 戚万权 - 中兴通讯股份有限公司
  • 2005-12-30 - 2007-07-04 - H04Q7/34
  • 本发明提供一种对分布式HLR内存数据库的实现方法,它包括:a对HLR内存数据库的数据划分为不同的类型,并定义不同的内存数据库服务器;b将数据库服务器组分布在节点上;c为每个类型的内存数据库服务器定义数据字典;d创建内存数据库;e内存数据库服务器根据相应的数据字典加载相关数据到内存表中;f为内存数据库服务器建立表的本地访问接口和远程访问接口;本地访问接口用于访问本节点上的内存数据库服务器的表,远程接口用于访问主服务器上的表;g内存数据库表的修改由该内存数据库主服务器分发到其他备份节点同步更新。本发明方法可用于提高HLR内存数据库的容量和整体性能。
  • 一种分布式hlr内存数据库实现方法
  • [发明专利]内存控制器-CN200910236805.5有效
  • 聂华;邵宗有;历军;李静;刘新春;窦晓光 - 曙光信息产业(北京)有限公司
  • 2009-10-30 - 2010-05-05 - G11C7/10
  • 一种内存控制器,包括:数据通道接口模块,用于根据内存所选用的颗粒规格将来自内存读引擎和/或内存写引擎的访问请求的线性地址转换为段地址形式的地址,并控制访问请求、待写入数据的存储;地址存储模块,用于存储由数据通道接口模块转换后的访问请求;数据存储模块,用于存储来自内存写引擎的待写入数据;状态机模块,用于根据内存的内部状态发送内存操作命令以及地址存储模块存储的访问请求,且能够控制数据存储模块中存储的待写入数据的调度;物理接口模块,用于根据内存的数据要求对状态机模块发送的访问请求和待写入数据进行转换处理并发送至内存,并且用于根据内存控制器的数据要求对来自内存的数据进行转换并发送至数据通道接口模块。
  • 内存控制器
  • [发明专利]接口数据的交互系统-CN202011580807.9有效
  • 吴普兴 - 浪潮软件科技有限公司
  • 2020-12-28 - 2022-08-23 - G06F9/54
  • 本发明提供了接口数据的交互系统,包括:数据平面开发模块包括共享内存;无线子系统,用于获取共享内存,并将共享内存发送给媒介访问控制层;媒介访问控制层,用于根据接口数据的大小,将从无线子系统接收到的共享内存分割为至少一个子共享内存块;以及将该接口数据存储至子共享内存块,并将存储有接口数据的子共享内存块发送给无线子系统;无线子系统,还用于接收存储有接口数据的子共享内存块,并进行存储;物理层,用于从无线子系统获取存储有接口数据的子共享内存块,并对接口数据进行处理;以及经无线子系统向媒介访问控制层发送对接口数据进行处理后的返回数据。本方案能够不通过CPU提供共享内存实现数据交互,从而提升系统的执行效率。
  • 接口数据交互系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top