专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果821733个,建议您升级VIP下载更多相关专利
  • [发明专利]用于巨型载具的速仲裁总线系统及载具-CN202010293925.5在审
  • 不公告发明人 - 联合华芯电子有限公司
  • 2020-04-15 - 2020-06-26 - H04L12/40
  • 本发明公开了一种用于巨型载具的速仲裁总线系统及载具,包括快速仲裁总线和慢速仲裁总线,具有多级级联的速仲裁中继设备的节点设备。若节点设备需要发送数据,将节点设备的多进符号与仲裁总线的电压进行比较,若多进符号的优先级高于仲裁总线电压的优先级,则在仲裁时隙的开始将多进符号发送至仲裁总线;如果在一个时间片内的快仲裁总线成功发送第一个多进符号串与慢速仲裁总线发送的部分多进符号串一致的,在下一个时间片的开始将所述快仲裁总线上时间片内所有发送多进符号成功的节点设备的待发数据依次发送至一组数据总线。
  • 用于巨型仲裁总线系统
  • [发明专利]混合码型光信号发射设备和方法-CN200710129981.X有效
  • 徐新余;苏翼凯;陶智慧 - 上海交通大学;华为技术有限公司
  • 2007-07-20 - 2009-01-21 - H04B10/14
  • 本发明涉及一种混合码型光信号发射设备,包括激光器、信号发生装置以及驱动马赫-曾德调制装置;所述激光器,用于产生光载波,输入所述驱动马赫-曾德调制装置;所述信号发生装置,用于产生幅度调制和多进相位调制的混合电信号,输入到所述驱动马赫-曾德调制装置;所述驱动马赫-曾德调制装置,用于利用所述混合电信号调制产生幅度调制和多进相位调制相结合的混合码型光信号。本发明实施例不仅可以输出载波抑制归零码与多进相移键控码的混合调制码型,还可以实现对上述混合调制码型幅度信息的调制,从而产生幅度调制和多进相位调制相结合的混合码型光信号。
  • 混合码型光信号发射设备方法
  • [发明专利]一种用于光信号多进储存器装置-CN202011327403.9在审
  • 张江杰 - 浏阳市仁杰电子科技有限公司
  • 2020-11-24 - 2021-02-19 - G06E1/04
  • 本发明公开了一种用于光信号多进储存器装置包括:光信号多进储存器模块。由于新型光能多进中央处理器可以识别多进,在光信号多进储存器设计之初,需将所有数据和命令转换为多个进制具体值,并将多进具体值写入光信号多进储存器。将写入的多进具体值写入光信号多进储存器时,并将所有数据组合和命令分配唯一的内存地址。当所有数据组合和命令都在光信号储存器中有唯一内存地址时,那么当操作者输入字符时,只需要将输入字符或数据进行多进光信号频率值进行快速匹配内存地址。
  • 一种用于信号多进制储存器装置
  • [发明专利]一种光芯片的多进输入输出设备-CN202011328498.6在审
  • 张江杰 - 浏阳市仁杰电子科技有限公司
  • 2020-11-24 - 2021-02-19 - G06E1/04
  • 本发明公开了一种用于光芯片的多进输入输出设备包括:输入设备,输出设备,多进光信号储存器三大模块。该光芯片的输入输出设备的光信号储存器通过不同频率的光信号来转换变为多进的命令,并将若干个多进的命令储存到多进光信号存储器不同的内存地址。该光芯片的输入输出设备通过输入设备将输入字符进行十六进制传输至新型光能多进中央处理器,通过新型光能多进中央处理器进行多进命令的寻址操作,将寻址结果由多进命令传输至输出设备,由输出设备进行显现结果
  • 一种芯片多进制输入输出设备
  • [发明专利]多进LDPC码的协作译码方法-CN201310017993.9有效
  • 于洋;陈文 - 上海交通大学
  • 2013-01-17 - 2013-05-08 - H03M13/11
  • 本发明提供一种多进LDPC码的协作译码方法,包括步骤:将多进LDPC码的校验矩阵H和接收编码码字xT分别进行二进制替换,得到多进LDPC码的二进制对等校验矩阵和二进制对等码字;针对二进制对等校验矩阵,利用二进制软信息译码器计算每μ次译码迭代中所需的二进制软信息更新值,并将这个数值发送到多进软信息译码器中;利用多进校验矩阵和从步骤2中接收的二进制软信息,计算在多进软信息译码器中每v次译码迭代所需的多进软信息更新值;将多进软信息转换为二进制软信息,并传回二进制软信息译码器中;重复步骤2、3和4直到达到最大译码次数或者译码硬判决结果满足HxT=0。
  • 多进制ldpc协作译码方法
  • [发明专利]多进符号逻辑或运算的实现电路及方法-CN202010293928.9在审
  • 不公告发明人 - 联合华芯电子有限公司
  • 2020-04-15 - 2020-06-26 - H03K19/20
  • 本发明公开了一种多进符号逻辑或运算的实现电路及方法,电路包括:以多个不同的逻辑电压表示多进符号,不同逻辑电平的分界是预定义的门限电压相区隔;逻辑线或电路,用于输入的多进符号进行逻辑或运算,并输出电压值最大的多逻辑电平;门限电路,用于门限电压;再生电路,用于生成逻辑电平;输出电路,用于生成多进符号对应的标准电压。方法包括:将输入的多进符号进行逻辑或运算;与门限电压进行比较;生成逻辑电平;转换为多逻辑电平对应的标准电压。本发明提供的多进符号逻辑或运算的实现电路及方法,适合多进符号逻辑或运算,提高信息传输效率,从而提高数据传输效率。
  • 多进制符号逻辑运算实现电路方法
  • [发明专利]多进符号逻辑与运算的实现电路及方法-CN202010294329.9在审
  • 不公告发明人 - 联合华芯电子有限公司
  • 2020-04-15 - 2020-08-04 - H03K19/00
  • 本发明公开了一种多进符号逻辑与运算的实现电路及方法,电路包括:逻辑线与电路,用于输入的多进符号进行逻辑与运算,并输出电压值最小的多逻辑电平;门限电路,用于门限电压;再生电路,用于生成逻辑电平;输出电路,用于生成多进符号对应的标准电压。方法包括:将输入的多进符号进行逻辑与运算;与门限电压进行比较;生成逻辑电平;转换为多逻辑电平对应的标准电压。本发明提供的多进符号逻辑与运算的实现电路及方法,适合多进符号逻辑与运算,提高信息传输效率,从而提高数据传输效率。
  • 多进制符号逻辑运算实现电路方法
  • [发明专利]多进符号逻辑异或运算的实现电路、装置及方法-CN202010294254.4在审
  • 不公告发明人 - 联合华芯电子有限公司
  • 2020-04-15 - 2020-07-17 - H03K19/21
  • 本发明公开了一种多进符号逻辑异或运算的实现电路、装置及方法,方法包括:以多个逻辑电压表示多进符号,不同逻辑电平的分界用预定义的门限电压相区隔;将多进符号与门限电压进行比较;生成逻辑电平;将逻辑电平进行比较;输出多进符号逻辑异或的判断值。电路包括:门限电路,用于提供门限电压;再生电路,用于生成逻辑电平;比较电路,用于逻辑电平的比较;逻辑判断电路,输出多进符号逻辑异或的判断值。装置包括:门限电压模块,用于门限电压;标准电压再生模块,用于生成逻辑电平;比较模块,用于逻辑电平的比较;逻辑判断模块,输出多进符号逻辑比同的判断值。本发明适用于多进符号的逻辑异或逻辑运算,提高逻辑运算效率。
  • 多进制符号逻辑运算实现电路装置方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top