专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9132380个,建议您升级VIP下载更多相关专利
  • [发明专利]跨时钟域低电平脉冲同步电路和低电平脉冲同步方法-CN202310430680.X有效
  • 李栋;殷亚东;梁翔;周常瑞 - 苏州领慧立芯科技有限公司
  • 2023-04-21 - 2023-07-28 - H03K5/13
  • 本发明公开一种跨时钟域低电平脉冲同步电路和低电平脉冲同步方法,同步电路包括:多路选择、源时钟域模块和目的时钟域模块;源时钟域模块包括锁存触发和二级同步触发,二级同步触发的复位端连接于目的时钟域模块的输出端,二级同步触发的输出端连接于脉冲锁存触发的置位端,锁存触发用于接收并锁存源时钟域的脉冲信号;多路选择的输出端连接于锁存触发的输入端,锁存触发的输出端连接于多路选择的一个输入端;目的时钟域模块的三级同步触发的输入端连接于锁存触发的输出端,逻辑单元连接于二级同步触发和三级同步触发之间,逻辑单元用于输出同步到目的时钟域的低电平脉冲信号。
  • 时钟电平脉冲同步电路方法
  • [发明专利]跨时钟域高电平脉冲同步电路和高电平脉冲同步方法-CN202310430682.9有效
  • 李栋;殷亚东;梁翔;周常瑞 - 苏州领慧立芯科技有限公司
  • 2023-04-21 - 2023-07-28 - H03K5/135
  • 本发明公开一种跨时钟域高电平脉冲同步电路和高电平脉冲同步方法,同步电路包括:多路选择、源时钟域模块和目的时钟域模块;源时钟域模块包括锁存触发和二级同步触发,二级同步触发的复位端连接于目的时钟域模块的输出端,二级同步触发的输出端连接于脉冲锁存触发的复位端,锁存触发用于接收并锁存源时钟域的脉冲信号;多路选择的输出端连接于锁存触发的输入端,锁存触发的输出端连接于多路选择的一个输入端;目的时钟域模块的三级同步触发的输入端连接于锁存触发的输出端,逻辑单元连接于二级同步触发和三级同步触发之间,逻辑单元用于输出同步到目的时钟域的高电平脉冲信号。
  • 时钟电平脉冲同步电路方法
  • [实用新型]同步信号整形电路和视频信号处理装置-CN201020559205.0有效
  • 关本立 - 广州市奥威亚电子科技有限公司
  • 2010-10-12 - 2011-04-20 - H04N5/04
  • 一种同步信号整形电路,包括:第一JK触发、第二JK触发、第一电阻、第二电阻、第一电容和第二电容;第一JK触发的Q非输出端依次与第一电阻、第一电容连接后接地;第一JK触发的清零输入端与第一电阻和第一电容的公共端连接;第二JK触发的J输入端与第一JK触发的Q非输出端连接;第一JK触发和第二JK触发的时钟信号输入端为同步信号输入端;第二JK触发的Q输出端为同步信号输出端。经同步信号整形电路处理后的有效同步信号相对于处理前的同步信号的滞后时间为同步信号通过一个JK触发的时间,因此本实用新型的同步信号整形电路具有滞后时间短的优点。本实用新型还公开了一种视频信号处理装置。
  • 同步信号整形电路视频信号处理装置
  • [发明专利]单端、前边沿触发-准同步时钟发生-CN200710046023.6无效
  • 陈耀华 - 上海富士施乐有限公司
  • 2007-09-14 - 2008-10-15 - H03K3/027
  • 本发明涉及单端、前边沿触发-准同步时钟发生,用于控制ROS输出图像的质量,该发生包括晶体振荡、施密特反相、与非门、D型触发;施密特反相对输入触发信号实施整形;触发U1、U2,和与非门共同产生同步信号;触发U3、U4构成N=4的同步分频触发U3、U4,构成N=4的同步分频,Δt<T/4;触发U1、U2,和与非门U6共同产生同步信号;触发U3、U4构成N=4的同步分频,输出频率的占空比:触发U1、U2,和与非门U6共同产生同步信号,同步条件仅与触发信号B的前边沿有关,而与触发信号B的宽度无关。其限制条件:触发信号B的宽度大于一个输入时钟周期(T/N)。
  • 边沿触发同步时钟发生器
  • [发明专利]一种同异步混合计数及半导体器件-CN202111648444.2在审
  • 马宗宇 - 思特威(深圳)电子科技有限公司
  • 2021-12-29 - 2023-07-11 - H03K23/58
  • 本发明实施例公开了一种同异步混合计数,包括:异步计数同步计数;所述异步计数,包括第一触发至第n触发,所述第一触发至第n触发被配置为基于第一时钟信号进行异步计数;所述第n触发的输出信号作为第二时钟信号;所述同步计数,包括第n+1触发至第n+m触发,所述第n+1触发至第n+m触发被配置为基于第二时钟信号进行同步计数;所述第一触发至第n+m触发的第一输出端输出信号作为同异步混合计数的输出;根据预设条件确定所述异步计数同步计数触发个数。本发明克服了传统单一同步计数或异步计数的缺点,通过同异步混合得到工作效率较高、布线简单、面积小的计数。此外,还提出了一种半导体器件。
  • 一种异步混合计数器半导体器件
  • [发明专利]一种RTL级同步仿真模型及其使用方法-CN202310900868.6在审
  • 王杰;高挺挺 - 芯思原微电子有限公司
  • 2023-07-20 - 2023-09-15 - G06F30/30
  • 本发明提供一种RTL级同步仿真模型及其使用方法,至少包括异步采样模块、第一级触发和第二级触发;异步采样模块的输入端连接异步信号和第一级触发的输出端,异步采样模块的输出端连接第一级触发的输入端,第一级触发的输出端连接第二级触发的输入端,第二级触发输出同步信号;异步采样模块的时钟端、第一级触发的时钟端和第二级触发的时钟端连接同步时钟信号;异步采样模块监控异步信号,用于在异步信号发生改变时产生选择信号,并根据选择信号模拟第一级触发遇到亚稳态后对异步信号是否有采样随机丢失的行为。本发明的RTL级同步仿真模型更加贴近真实的同步电路情况,能够帮助设计者在芯片设计早期发现跨时钟域设计的问题。
  • 一种rtl同步器仿真模型及其使用方法
  • [实用新型]一种基于触发的时钟同步输出电路-CN201621201598.1有效
  • 杨震威;杨东合;李长忠 - 山东康威通信技术股份有限公司
  • 2016-11-04 - 2017-06-20 - H03L7/085
  • 本实用新型公开了一种基于触发的时钟同步输出电路,包括主控制、晶振单元、触发单元和两个信号发送单元;所述主控制的输出端连接触发单元的输入端,所述主控制的输出端输出同步触发信号;所述触发单元的输出端连接两个信号发送单元,所述触发单元的输出端输出同步输出信号;所述晶振单元的输出端分别连接两个信号发送单元和触发单元的输入端,所述晶振单元的输出端输出同步时钟信号。本实用新型实现了控制两路信号同步输出,在基于相位检波技术的测量应用中,能够提供两路同步同相输出的信号。
  • 一种基于触发器时钟同步输出电路
  • [实用新型]一种同异步混合计数及半导体器件-CN202123390736.9有效
  • 马宗宇 - 思特威(深圳)电子科技有限公司
  • 2021-12-29 - 2022-06-07 - H03K23/58
  • 本实用新型实施例公开了一种同异步混合计数,包括:异步计数同步计数;所述异步计数,包括第一触发至第n触发,所述第一触发至第n触发被配置为基于第一时钟信号进行异步计数;所述第n触发的输出信号作为第二时钟信号;所述同步计数,包括第n+1触发至第n+m触发,所述第n+1触发至第n+m触发被配置为基于第二时钟信号进行同步计数;所述第一触发至第n+m触发的第一输出端输出信号作为同异步混合计数的输出本实用新型克服了单一同步计数或异步计数的缺点,通过同异步混合得到工作效率较高、布线简单、面积小的计数。此外,还提出了一种半导体器件。
  • 一种异步混合计数器半导体器件
  • [发明专利]一种相位校正电路、方法以及电能计量装置-CN202010403566.4有效
  • 吴博强;谭年熊;门长有 - 杭州万高科技股份有限公司
  • 2020-05-13 - 2022-02-08 - G01R35/04
  • 本申请公开了一种相位校正电路、方法及电能计量装置,包括基准电压电路与电流校正电路;基准电压电路包括第一预设个数的第一延时D触发与第一同步D触发;电压信号经各第一延时D触发后输出至第一同步D触发;电流校正电路包括第二预设个数的第二延时D触发、第二同步D触发以及数据选择;各第二延时D触发串联,且各第二延时D触发的输出端均连接数据选择的输入端,数据选择器用于根据选择控制信号择一地将一路第二延时D触发输出的电流信号输出至第二同步D触发;其中,第二预设个数大于或等于第一预设个数,且当二者相等时,二者均大于1。
  • 一种相位校正电路方法以及电能计量装置
  • [发明专利]同步4位二进制加减可控计数-CN201510692563.6有效
  • 齐学梅;杨洁;汤其妹;朱海红;叶和平;朱君茹;陈付龙 - 安徽师范大学
  • 2015-10-21 - 2019-03-26 - H03K23/56
  • 本发明公开了一种同步4位二进制加减可控计数,该同步4位二进制加减可控计数包括:第一可逆T触发、第二可逆T触发、第三可逆T触发、第四可逆T触发、第一FG门、第一PG门、第二PG门、第三PG门、第四PG门、第五PG门、第六PG门、第一MTG门、第二MTG门和第三MTG门相级联形成同步4位二进制加减可控计数;第一可逆T触发、第二可逆T触发、第三可逆T触发、第四可逆T触发都连接于同一个时钟信号源该同步4位二进制加减可控计数克服了现有技术中传统逻辑电路的能耗问题,实现了低能耗的同步4位二进制加减可控。
  • 同步二进制加减可控计数器
  • [发明专利]ITV环境中的同步和自动化-CN201210143945.X有效
  • J·达克斯;P·米拉佐;K·萨拉基科;A·科特梅尔;小V·M·博韦 - 爱立信电视公司
  • 2005-02-04 - 2013-01-02 - H04N21/235
  • 本发明涉及ITV环境中的同步和自动化。同步机制在规则的间隔在电视信号或电视流中嵌入同步触发。该触发包括其被嵌入的时间的准确表示。接收装置解码该触发并且基于该触发同步它的内部计时。在这点上,所述接收装置从所述内部计时获得参考时间,并且计算参考时间和触发时间之间的偏移。计算的偏移然后被运用到参考时间。接收到每个新的触发时,应用程序就比较触发时间与运用了最近计算的偏移值的新参考时间。如果在这两个值之间有任何的差异,所述应用程序就产生新的平滑偏移。
  • itv环境中的同步自动化
  • [发明专利]从异步总线到同步总线的写时序适配方法-CN201610679373.5有效
  • 冯威;朱伟;陈志军;伍翔;王晶龙;吴艳 - 长沙丰灼通讯科技有限公司
  • 2016-08-18 - 2019-04-16 - G06F13/40
  • 从异步总线到同步总线的写时序适配方法,包括以下步骤:(1)将主设备数据总线上高位数据线连接到触发的输入总线上,将主设备的写信号接到触发的锁存控制信号上;(2)触发的输出1脚接到从设备同步总线的时钟上,触发的输出2脚接到从设备同步总线的控制线上;(3)在主设备的每次写操作时,连到触发输入端的一个数据线在高低电平之间来回变化,通过触发的锁存输出,作为时钟信号输出给从设备的同步总线使用;(4)连到触发输入端的其它数据线,根据总线时序需要,在每次主设备写操作时配置对应的电平,通过触发的锁存输出,作为从设备的同步总线的控制信号。
  • 异步总线同步时序配方
  • [实用新型]一种低功耗光电式测量电路-CN201922209807.7有效
  • 周家磊;夏巨武 - 湖北江汉石油仪器仪表股份有限公司
  • 2019-12-11 - 2020-10-30 - G01D5/26
  • 本实用新型涉及一种低功耗光电式测量电路,由同步时钟信号发送、两个不同延时的触发、光源、感光元件和锁存组成,同步时钟信号发生、两个不同延时的触发、光源、感光元件和锁存均安装在电路板上;其特征在于:同步时钟信号发送分别与两个不同延时的触发相连,第一个触发与光源相连,第二个触发与锁存相连,感光元件与锁存相连,且锁存保持输出。由于本实用新型在电路上设计了两个触发,第一个触发用于间歇性打开光源,第二个触发则用于更新感光元件的变化并输出,两个触发通过一个内部同步时钟信号发送保持同步
  • 一种功耗光电测量电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top