[发明专利]使用由内部固件进行自验证的用于NAND存储器的冗余数据保护在审

专利信息
申请号: 202280000363.8 申请日: 2022-01-17
公开(公告)号: CN114514581A 公开(公告)日: 2022-05-17
发明(设计)人: 何有信 申请(专利权)人: 长江存储科技有限责任公司
主分类号: G11C16/34 分类号: G11C16/34
代理公司: 北京永新同创知识产权代理有限公司 11376 代理人: 于景辉;李文彪
地址: 430000 湖北省武*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开内容提供了一种用于NAND存储器的数据保护的方法。所述方法包括:根据编程数据对NAND闪存设备的第一页和第二页进行编程,使得存储在所述第一页和第二页中的数据是冗余的。对所述第一页和第二页的所述编程包括:使用多个编程电压的多个编程操作以及用于根据所述编程数据确定所述第一页的经编程存储单元是否具有阈值电压电平的多个验证操作。所述方法还包括:基于所述多个验证操作中的每个验证操作返回通过结果来确定对所述第一页和第二页的编程的完成。所述方法还包括:在所述确定之后,由所述NAND闪存设备执行对所述第二页的读取操作,以对存储在所述第二页的数据进行自验证。
搜索关键词: 使用 内部 进行 验证 用于 nand 存储器 冗余 数据 保护
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202280000363.8/,转载请声明来源钻瓜专利网。

同类专利
  • 存储器设备和操作该存储器设备的方法-202110896377.X
  • 金在雄 - 爱思开海力士有限公司
  • 2021-08-05 - 2022-07-01 - G11C16/34
  • 本公开涉及存储器设备和操作该存储器设备的方法。一种存储器设备包括存储器单元阵列,存储器单元阵列包括连接到多个字线的多个存储器单元。存储器设备还包括外围电路,外围电路被配置成执行多个编程循环,以对多个存储器单元之中的、连接到多个字线之中的被选择的字线的存储器单元进行编程。存储器设备进一步包括控制逻辑,控制逻辑被配置成控制外围电路,以:基于在多个编程循环中的每个编程循环中包括的编程操作和验证操作中的验证操作期间的、被选择的存储器单元之中的关断存储器单元的数目,来设置阶跃电压;并且然后,在下一个编程循环中向被选择的字线施加编程电压,阶跃电压被添加到该编程电压。
  • 用于非易失性存储器的电力节省和快速读取序列-202110671076.7
  • 王彦杰;吴建志;李嘉 - 桑迪士克科技有限责任公司
  • 2021-06-17 - 2022-07-01 - G11C16/34
  • 提供一种存储器设备和操作方法。所述设备包含连接到多个字线且布置于串中且被配置成保持阈值电压的存储器单元的页。控制电路耦合到所述字线和串,且识别具有小于用于在页读取中的存储器状态之间定界的一系列的主要分界阈值电压的阈值电压的存储器单元。所述控制电路还识别具有小于所述系列的次要分界阈值电压的阈值电压的存储器单元。所述控制电路将接近零电压供应到被识别为具有小于所述主要和次要分界阈值电压中的至少一个的阈值电压的所述存储器单元的串以禁止传导电流,同时识别具有小于三级分界阈值电压的阈值电压的存储器单元。
  • 半导体设备及其控制方法-202111599140.1
  • 早川雅文 - 瑞萨电子株式会社
  • 2021-12-24 - 2022-07-01 - G11C16/34
  • 本公开涉及半导体设备及其控制方法。一种半导体设备包括:闪速存储器,包括多个电可擦除存储器单元,并且被配置为输出指示擦除是否成功的验证结果信号;以及控制块,被配置为控制闪速存储器。控制块包括指示闪速存储器中的集体擦除范围的批量擦除范围控制电路。在擦除被执行之后,当验证结果信号VR指示对由批量擦除范围控制电路指定的第一范围中的扇区的擦除失败时,基于指定擦除失败的扇区的失败扇区地址、以及指定第一范围结束的结束扇区地址,计算擦除要被再次执行的第二范围,所指定的第二范围被设置到批量擦除范围控制电路,并且对第二范围中的扇区执行擦除。
  • 分裂栅极存储器单元-202111622449.8
  • 田中智晴 - 美光科技公司
  • 2021-12-28 - 2022-07-01 - G11C16/34
  • 一种存储器可包含:存储器单元阵列,其具有多个串联连接分裂栅极存储器单元串,所述多个串联连接分裂栅极存储器单元串各自包含主存储器单元部分和辅助存储器单元部分;多个主存取线,其各自连接到所述多个串联连接分裂栅极存储器单元串中的每一串联连接分裂栅极存储器单元串中的相应分裂栅极存储器单元的所述主存储器单元部分的控制栅极;以及多个辅助存取线,其各自连接到所述多个串联连接分裂栅极存储器单元串中的每一串联连接分裂栅极存储器单元串中的其相应分裂栅极存储器单元的所述辅助存储器单元部分的控制栅极。
  • 存储器单元感测电路中的亚阈值摆动的动态检测和动态调整-202111403577.3
  • T·A·阿明别沙里;S·R·拉瓦德;M·阿玛尼;N·拉马南 - 英特尔公司
  • 2021-11-24 - 2022-06-28 - G11C16/34
  • 对于非易失性(NV)存储介质,例如通过编程和编程验证操作写入的NAND介质,系统可以针对页的特定条件确定页单元的SSPC(选择性慢速编程收敛)单元的预期数量。该系统可以在所述页的第一次写入中利用用于SSPC单元检测的第一字线(WL)选择电压执行编程验证,以检测SSPC单元的预期数量。基于所确定的SSPC单元的预期数量,系统可以设置升压电压以在编程验证操作期间捕获预期数量的SSPC单元。系统在对所述页的后续写入中利用较高WL选择电压执行编程验证,以执行用于标准单元的编程验证,并且然后利用从第一次写入确定的升压电压执行SSPC编程验证。
  • 用于编程验证操作的存储器装置-202111577082.2
  • 蒲田佳彦 - 美光科技公司
  • 2021-12-22 - 2022-06-24 - G11C16/34
  • 本申请涉及用于编程验证操作的存储器装置。存储器装置可包含:存储器单元阵列,其包含多个串联连接的存储器单元串;多个存取线;共同源极;多个数据线;多个屏蔽线;以及控制逻辑。每个存取线可连接到每个串联连接的存储器单元串的相应存储器单元的控制栅极。每个串联连接的存储器单元串可选择性地连接在所述共同源极与相应数据线之间。所述多个屏蔽线可与所述多个数据线交错。所述控制逻辑可经配置以实施对耦合到选定存取线的相应存储器单元的编程验证操作,所述编程验证操作包含感测每个数据线上的电压电平以确定耦合到所述选定存取线的每个相应存储器单元是否已被编程到所述相应存储器单元的目标电平。
  • 经由交错式两遍数据编程技术粗略编程的存储器单元的单阶梯读取-202111430028.5
  • P·S·阮;J·菲兹帕特里克;K·K·姆奇尔拉 - 美光科技公司
  • 2021-11-29 - 2022-06-21 - G11C16/34
  • 本申请案涉及经由交错式两遍数据编程技术粗略编程的存储器单元的单阶梯读取。存储器系统用以在存储器单元中存储多个数据位。存储器装置根据位值组合与阈值电平之间的映射将所述存储器单元的阈值电压粗略地编程到表示位值的组合的第一电平。所述阈值电平被分成组,每一组含有所述阈值电平的子集且具有分离所述子集中的阈值电平的相关联读取电压。为所述存储器单元确定所述组当中含有所述第一电平的第一组的组标识。所述存储器装置施加在序列中按递增次序交错的不同组的读取电压,以在所施加读取电压与所述第一组相关联时读取所述存储器单元。使用从所述存储器单元读回的所述数据位来精细编程所述存储器单元的所述阈值电压。
  • 用以读取经由交错式两遍数据编程技术粗略编程的存储器单元的简化操作-202111418849.7
  • P·S·阮;J·菲兹帕特里克;K·K·姆奇尔拉 - 美光科技公司
  • 2021-11-25 - 2022-06-21 - G11C16/34
  • 本申请案中的实施例涉及用以读取经由交错式两遍数据编程技术粗略编程的存储器单元的简化操作。存储器系统用以在存储器单元中存储多个数据位。在接收到所述数据位之后,存储器装置根据位值的组合与阈值电平之间的映射将所述存储器单元的阈值电压粗略地编程到表示位值的组合的第一电平。所述阈值电平被分成多个组,每一组含有所述阈值电平的子集。为所述存储器单元确定所述多个组当中含有所述第一电平的第一组的组标识。所述存储器装置使用所述组标识从所述第一存储器单元读回所述数据位的子集,并且将所述组标识的所述位与所述子集组合以恢复整个数据位集以精细编程所述存储器单元的所述阈值电压以表示所述数据位。
  • 半导体存储装置-202110766118.5
  • 加藤光司 - 铠侠股份有限公司
  • 2021-07-07 - 2022-06-17 - G11C16/34
  • 本发明的一实施方式提供一种能抑制写入速度的降低且能提高数据的可靠性的半导体存储装置。一实施方式的半导体存储装置包含多个存储单元晶体管、字线、多个位线、控制器。字线连接于多个存储单元晶体管。多个位线分别连接于多个存储单元晶体管。控制器执行写入动作,该写入动作反复执行包含编程动作与验证动作的编程循环。控制器在第1数据的验证动作中,对字线施加第1数据的验证高电压的期间,判定供写入第1数据的存储单元晶体管是否超过第1数据的验证高电压,且判定供写入第2数据的存储单元晶体管是否超过第2数据的验证低电压。
  • 一种三维非易失性存储器及其数据擦除验证方法-202110573212.9
  • 井冲;曹宏 - 长江存储科技有限责任公司
  • 2021-05-25 - 2022-06-17 - G11C16/34
  • 本申请公开了一种非易失性存储器系统以及用于非易失性存储器的数据擦除验证方法和数据擦除方法。一种三维非易失性存储器的数据擦除验证方法,所述三维非易失性存储器包括多个存储块,其特征在于,所述数据擦除验证方法包括:响应于对多个存储块中的至少一个存储块执行擦除操作,对至少一个存储块执行第一擦除验证操作;反馈第一擦除验证操作的结果,并基于所反馈的结果执行以下操作:如果至少一个存储块的第一擦除验证失败,则将其标记为后续不进行编程操作或写入操作的坏块,以及如果至少一个存储块的第一擦除验证成功,则继续对其执行第二擦除验证操作。
  • 存储器设备和操作该存储器设备的方法-202110869887.8
  • 李宗勋;朴世泉 - 爱思开海力士有限公司
  • 2021-07-30 - 2022-06-14 - G11C16/34
  • 本公开涉及存储器设备和操作该存储器设备的方法。存储器设备可以包括多个存储器单元、外围电路和控制逻辑。外围电路可以对多个存储器单元执行编程操作,并且可以执行编程验证操作,编程验证操作对应于在编程操作中编程的多个编程状态,每个编程验证操作包括至少一个验证循环。控制逻辑可以控制外围电路以执行验证脉冲施加操作,并且在目标验证循环计数超过对应于目标编程状态的基准计数时,可以控制外围电路以执行附加验证脉冲施加操作,并且控制逻辑可以基于验证脉冲施加操作的结果和附加验证脉冲施加操作的结果,确定对应于目标编程状态的编程验证操作的失败。附加验证脉冲施加操作的验证电压高于验证脉冲施加操作的验证电压。
  • 非易失性存储器子区块擦除干扰管理方案-201810218754.2
  • 胡信德 - 西部数据技术公司
  • 2018-03-16 - 2022-06-14 - G11C16/34
  • 非易失性存储器配置为允许在子区块级进行编程和擦除。在子区块擦除中,诸如通过将它们的字线留为浮置同时将擦除电压施加到子区块所属的物理区块的阱结构,可以选择存储器单元中的一些用于擦除,而不选择其他的存储器单元用于擦除。尽管子区块擦除在未选择的存储器单元之上施加比擦除选择的存储器单元更低的电场,但其仍然将未选择的存储器单元置于一定程度的应力之下,并且可能导致擦除干扰。为了帮助管理该擦除干扰,每个子区块具有相关联的擦除干扰计数,当擦除相同的物理区块的另一个子区块时,该擦除干扰计数递增,但是当该子区块自身被擦除时,重设擦除干扰计数。一旦计数达到阈值,子区块可以标记为进行补救行动,诸如刷新和垃圾收集。
  • 管理与存储器子系统的存储器单元相关联的编程收敛-202111493017.1
  • 徐峻;V·莫斯基亚诺;E·E·于 - 美光科技公司
  • 2021-12-08 - 2022-06-10 - G11C16/34
  • 本申请涉及管理与存储器子系统的存储器单元相关联的编程收敛。使得将第一编程脉冲施加到与存储器子系统的存储器单元相关联的字线。响应于第一编程脉冲,使得将执行程序验证操作以确定与所述存储器单元相关联的测量到的阈值电压。将与所述存储器单元相关联的所述测量到的阈值电压存储在感测节点中。作出所述存储器单元的所述测量到的阈值电压满足条件的确定并且识别存储在所述感测节点中的所述测量到的阈值电压。使得将与所述测量到的阈值电压匹配的位线电压施加到与所述存储器单元相关联的位线。
  • 存储器裸片上的存储器位置年限跟踪-202111484256.0
  • F·G·特里维迪 - 美光科技公司
  • 2021-12-07 - 2022-06-10 - G11C16/34
  • 各种实施例实现对存储器裸片的一或多个物理存储器位置(例如,物理块)进行年限跟踪,所述存储器裸片可来自存储器装置的部分。特定来说,各种实施例使用所述存储器裸片上的一或多个老化分组提供存储器裸片(例如,存储器集成电路IC)的一或多个物理存储器位置的年限跟踪,其中每一老化分组与所述存储器裸片的一组不同的物理存储器位置相关联。通过针对一组物理存储器位置使用老化分组,各种实施例可使得在存储器裸片已经受一或多个回流焊接工艺之后与所述存储器裸片交互的处理装置能够确定在所述一或多个回流焊接工艺之后所述组物理存储器位置的老化程度。
  • 非易失性存储器设备及对其编程的方法-202111304972.6
  • 朴志胤;尹盛远;尹铉竣;郑原宅 - 三星电子株式会社
  • 2021-11-05 - 2022-06-03 - G11C16/34
  • 一种操作执行多个存储器单元的多个编程循环的存储器设备的方法包括施加多个编程循环之中的第一编程循环的第一编程脉冲和第一验证脉冲,通过使用基于第一验证脉冲的输出对第一关闭单元计数进行计数,使用第一关闭单元计数确定第一验证跳过时段,响应于第一验证跳过时段的结束施加第N编程脉冲和多个验证脉冲,通过使用基于多个验证脉冲的输出对第二关闭单元计数进行计数,以及使用第二关闭单元计数确定第二验证跳过时段。
  • 使用由内部固件进行的自验证的NAND存储器的双重编程调试方法-202280000374.6
  • 何有信 - 长江存储科技有限责任公司
  • 2022-01-18 - 2022-06-03 - G11C16/34
  • 本公开提供了一种使用NAND自验证来调试闪存器件的方法。该方法可以包括根据第一和第二编程数据对NAND闪存器件的选定页进行编程。选定页可以包括与字线对应的多个存储单元。对选定页的编程可以包括多个编程操作和多个验证操作。多个验证操作中的验证操作可以在多个编程操作中的对应编程操作之后执行,以根据第一或第二编程数据确定选定页的已编程存储单元是否具有阈值电压电平。该方法还可以包括对选定页执行自验证以确定存储在选定页处的数据是否被过写了,并且在确定了存储在选定页处的数据被过写了时生成失败指示。
  • 使用内部固件执行自验证的NAND存储器中的数据保护-202280000386.9
  • 何有信 - 长江存储科技有限责任公司
  • 2022-01-20 - 2022-06-03 - G11C16/34
  • 本公开提供了一种用于NAND存储器的数据保护的方法。该方法可以包括根据编程数据对NAND闪速存储器设备的选定页进行编程。对选定页的编程可以包括多个编程操作和多个验证操作,其中,多个验证操作中的验证操作在多个编程操作中的对应的编程操作之后执行,以根据编程数据来确定选定页的已编程存储单元是否具有阈值电压电平。方法还可以包括基于多个验证操作中的每一个验证操作返回通过结果来确定对选定页的编程的完成。方法还可以包括在确定之后,由NAND闪速存储器设备对选定页执行读取操作,以根据编程数据来对存储在选定页处的数据进行自验证。
  • 一种阈值电压确定方法和装置-202010139523.X
  • 万婷;霍文捷;刘攀;刘璨;孙承华 - 杭州海康存储科技有限公司
  • 2020-03-03 - 2022-06-03 - G11C16/34
  • 本申请实施例提供了一种阈值电压确定方法和装置,方法包括:对于待处理的各闪存块,若预设事件时刻最早的第一闪存块的阈值电压,与预设事件时刻最晚的第二闪存块的阈值电压之间的差值大于预设电压阈值,则基于预设事件时刻的顺序将各闪存块划分到不同的闪存块集合中;对于每一闪存块集合,基于以该闪存块集合中预设事件时刻最早的闪存块,与预设事件时刻最晚的闪存块的阈值电压的为端点的阈值电压区间,确定该闪存块集合中除预设事件时刻最早的闪存块和预设事件时刻最晚的闪存块,以外的闪存块的阈值电压,基于上述处理,能够在一定程度上避免数据读取出错。
  • 存储单元的阈值调整方法、装置、存储设备和存储介质-201811089387.7
  • 张赛;苏如伟;付永庆 - 北京兆易创新科技股份有限公司
  • 2018-09-18 - 2022-05-31 - G11C16/34
  • 本发明实施例公开了一种存储单元的阈值调整方法、装置、存储设备和存储介质。所述方法包括:如在执行擦除操作的过程中异常断电,则在异常断电后第一次上电时,从设定存储区域获取擦除操作对应的擦除地址数据,设定存储区域用于在每一次擦除操作执行前存储本次擦除操作对应的擦除地址数据;对擦除地址数据对应的存储单元进行软编程操作,软编程操作对应的软编程成功检验阈值为0V。本发明实施例的技术方案解决了现有技术中为了提高擦除过程异常掉电后,再次上电时数据读取的准确度,导致数据存储成本大幅增加的技术缺陷,实现了在不增加硬件成本的同时,提高擦除过程异常掉电后,再次上电时数据读取的准确度,大大降低了数据存储的成本。
  • 使用单脉冲智能校验的存储器设备和操作方法-202110647759.9
  • X·B·皮特纳;D·杜塔;R·库马尔 - 桑迪士克科技有限责任公司
  • 2021-06-10 - 2022-05-27 - G11C16/34
  • 提供一种存储器设备和操作方法。所述设备包含存储器单元块,每一存储器单元连接到多个字线中的一个且布置成串,且被配置成保持阈值电压。控制电路耦合到所述字线和所述串,确定第一编程脉冲之后所述阈值电压的分布的编程低尾电压。所述控制电路基于所述编程低尾电压计算第二编程脉冲的第二编程电压,且将所述第二编程脉冲施加到与所述存储器单元相关联的所述多个字线中的所选者中的每一个来对所述存储器单元进行编程,使得所述存储器单元的所述阈值电压的所述分布具有所要编程低尾电压,而无进一步编程脉冲。
  • 包括存储器装置的存储器系统及其操作方法-202111165112.9
  • 丁元镇 - 爱思开海力士有限公司
  • 2021-09-30 - 2022-05-27 - G11C16/34
  • 本公开涉及一种存储器系统,该存储器系统包括:存储器装置,适用于:分阶段执行编程循环,该编程循环包括对在多个存储块之中选择的存储块内的每个页面的编程操作和编程验证操作;通过将对每个页面的、在对页面的编程验证操作被处理为通过之前一直被执行的编程循环的数量与对所选择的存储块的编程循环的当前最大数量进行比较,来更新所选择的存储块的编程循环的最大数量;并且将所更新的对所选择的存储块的编程循环的最大数量存储为所选择的存储块的编程通过信息;以及控制器,适用于:基于所选择的存储块的编程通过信息将所选择的存储块作为坏块进行管理。
  • 用于存储器装置的定时信号延迟-202111359296.2
  • 黄志琪;褚炜路;潘栋 - 美光科技公司
  • 2021-11-17 - 2022-05-27 - G11C16/34
  • 本申请案是针对用于存储器装置的定时信号延迟。在一些存储器装置中,可按相对于输入信号异步的定时来执行用于存取存储器单元的操作。为支持异步定时,存储器装置可包含延迟组件,所述延迟组件支持产生具有相对于输入信号延迟的方面的定时信号。存储器装置可包含具有可配置阻抗的延迟组件,所述可配置阻抗至少部分地基于所述存储器装置的一或多个制造特性、所述存储器装置的一或多个操作条件、一或多个偏压电压,或其组合。
  • 使用信令进行状态检查-202111406539.3
  • R·巴苏;J·S·帕里 - 美光科技公司
  • 2021-11-24 - 2022-05-27 - G11C16/34
  • 本申请涉及使用信令进行状态检查。一种存储器系统可从存储器裸片接收就绪信号。所述就绪信号可指示存储器裸片是否可用于接收命令。所述存储器系统可基于就绪信号的值而产生所述存储器裸片是否可用的指示符。所述存储器系统可基于产生所述指示符而通过一或多个引脚将所述指示符输出到控制器。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

tel code back_top